您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于0.13微米CMOS工艺下平台式FPGA中可重构RAM模块的一种设计方法

  2. 本文介绍了基于0.13微米CMOS工艺下平台式FPGA中可重构RAM模块的一种设计方法。该RAM模块是一个16Kb的高速低功耗可重构模块,通过不同的配置信息,可以实现多种功能。重点介绍了一种用于可重构静态存储器的全新的存储器单元电路结构以及实现该静态存储器各种重构功能的电路结构。仿真结果表明我们设计的该存储器模块能够很好的实现各种重构功能,而且速度高,功耗较低。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:156672
    • 提供者:weixin_38514660