您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于A/D和DSP的高速数据采集技术

  2. 中频信号分为和差两路,高速A/D与DSP组成的数据采集系统要分别对这两路信号进行采集。对于两路数据采集电路,A/D与DSP的接口连接是一样的。两个A/D同时将和路与差路信号采样,并分别送入两个FIFO;DSP分时从两个FIFO中读出采集的数据,完成数据的采集。
  3. 所属分类:其它

    • 发布日期:2020-08-11
    • 文件大小:202752
    • 提供者:weixin_38626075
  1. 一种基于A/D和DSP的高速数据采集技术

  2. 通过实际设汁表明,在DSP高速数据采集系统中,采用FIFO器件作为A/D转换器与DSP之间的桥梁,可以根据具体需要灵活设置FIFO的各个标志,使其具有很强的外部接口能力;并且通过软件很容易调整A/D转换器、FIFO和DSP的操作时序,增强了操作的灵活性,起到了很好的数据缓冲作用,保证了数据采集的安全可靠。系统硬件具有结构简单、性能可靠的特点;软件具有控制灵活、程序调试方便等优点。
  3. 所属分类:其它

    • 发布日期:2020-08-09
    • 文件大小:389120
    • 提供者:weixin_38727579
  1. A/D和DSP的高速数据采集技术

  2. 本文介绍一种基于A/D和DSP的中频信号采集技术;并对A/D与DSP的接口电路进行分析。用FIFO作为两者之间的接口效果很好;DSP通过CPLD对采样时序进行控制,可增强系统的灵活性。
  3. 所属分类:其它

    • 发布日期:2020-08-09
    • 文件大小:92160
    • 提供者:weixin_38575421
  1. 基于数据采集系统中的DSP控制回路设计

  2. 随着信息技术的飞速发展,数字信号处理器(DSP)得到了广泛的应用,基于A/D,DSP,D/A的数据采集模式已经被大多数人所接受。在现代生物信号采集方案中,人们不仅要求系统有高速的数据处理能力,而且还要求其有高速的数据处理能力和高精度、多通道的D/A转换能力。   本文的目的是设计一个生物信号传感器的控制系统。在一些信号采集回路中,某些传感器的最佳工作电压随着环境的变化而变化,这就要求系统在正式采集有效信号前将传感器调到最佳工作电压。
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:292864
    • 提供者:weixin_38670420
  1. 基于Δ-Σ技术和FPGA的数据采集系统

  2. 为了改善传统数据采集系统运算能力差、分辨率低、可靠性低等缺点,结合Δ-Σ技术和FPGA,设计了一种多通道、高分辨率、宽动态范围的新型数据采集系统。提出了一种由Δ-Σ A/D转换芯片、高性能FPGA和DSP组成的数据采集系统方案及其硬件电路实现方法。系统利用A/D器件对信号进行滤波、放大、差分转换和模数转换,利用FPGA设计内部模块和时钟信号进行电路控制及实现数据缓存、数据传递等功能,由高速DSP芯片核心控制,对采样数据进行实时处理。系统能实现24位高分辨率、宽动态范围的信号数据采集与高速实时处理
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:398336
    • 提供者:weixin_38638004
  1. 数据采集系统中的DSP控制系统

  2. 随着信息技术的飞速发展,数字信号处理器(DSP)得到了广泛的应用,基于A/D,DSP,D/A的数据采集模式已经被大多数人所接受。在现代生物信号采集方案中,人们不仅要求系统有高速的数据处理能力,而且还要求其有高速的数据处理能力和高精度、多通道的D/A转换能力。
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:173056
    • 提供者:weixin_38634037
  1. 一种基于A/D和DSP的高速数据采集技术

  2. 雷达接收机将雷达回波信号变成中频信号,数字信号处理系统对中频信号采样和处理。本文介绍一种基于A/D和DSP的中频信号采集技术;给出数据采集系统的原理和框图,并对A/D与DSP的接口电路进行分析。用FIFO作为两者之间的接口效果很好;DSP通过CPLD对采样时序进行控制,可增强系统的灵活性。
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:389120
    • 提供者:weixin_38629206
  1. 基于A/D和DSP的高速数据采集技术

  2. 中频信号分为和差两路,高速A/D与DSP组成的数据采集系统要分别对这两路信号进行采集。对于两路数据采集电路,A/D与DSP的接口连接是一样的。两个A/D同时将和路与差路信号采样,并分别送入两个FIFO;DSP分时从两个FIFO中读出采集的数据,完成数据的采集。
  3. 所属分类:其它

    • 发布日期:2020-10-24
    • 文件大小:209920
    • 提供者:weixin_38500630
  1. 基于DSP和MAX1420的高速数据采集系统设计

  2. 基于DSP和MAX1420的高速数据采集系统设计,1引言数据采集系统是通信与信息技术领域中重要的功能模块,应用广泛。而传统的数据采集系统大多以单片机或中规模数字电路为核心,其模数转换器(A/D转换器)采样速率较低。显然传统数据采集系统不能完全满足高速
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:189440
    • 提供者:weixin_38545485
  1. 工业电子中的基于CPCI总线的测井数据采集板卡的设计

  2. 摘   要: 介绍了一种基于CPCI总线的测井数据采集智能IO板卡的设计,包括数据采集、数据处理、板卡自诊断等功能。板卡结合具体应用环境设计滤波电路对敏感干扰信号进行有效的滤除,使用高性能A/D、FPGA和DSP做数据采集处理,高带宽CPCI总线进行传输数据,为测井数据采集设计提供了一套可行的硬件设计方案。   随着数字化与测井技术的发展,对测井系统的稳定性、可靠性、兼容性、可升级性等性能提出了更高的要求,本文提出了一种适用于测井系统设备的CPCI(Compact PCI)高性能数据采集板卡硬
  3. 所属分类:其它

    • 发布日期:2020-11-06
    • 文件大小:196608
    • 提供者:weixin_38696582
  1. EDA/PLD中的基于FPGA和SMT387的SAR数据采集与存储系统

  2. 合成孔径雷达(SAR)是主动式微波成像雷达,近年来随着合成孔径雷达的高速发展,对作为重要部分的数据采集和存储系统的要求越来越高,比如对数据采集系统的采样率、分辨率、存储深度、数字信号处理速度、抗干扰能力等方面提出更高要求。基于标准总线并带有高速DSP的高速数据采集板卡和利用高速A/D转换器搭建的数据采集系统是超高速数据采集技术目前两大主流发展方向。SAR系统的数据采集和存储处理需要满足正交两路(I/Q)雷达回波信号数据同时采集,并实现高速传输和大容量长时间实时存储。根据这一要求,结合采集存储的发
  3. 所属分类:其它

    • 发布日期:2020-11-05
    • 文件大小:276480
    • 提供者:weixin_38503448
  1. 单片机与DSP中的基于AD6655的多通道高速数据采集系统设计

  2. 摘要:给出了多通道高速数据采集系统的具体设计方案。以AD6655为例设计4路采集系统,结合实际工程应用重点分析设计了A/D采样输入端的匹配网络、采样时钟电路和LVDS数据传送等关键技术。对采集系统的主要性能进行了测试、仿真及分析。   在无线通信系统中,最早采用两级转换式超外接收机架构,即采用两次模拟下变频转换电路,先将信号频率从射频转换到数百兆赫兹的第-中频,再经第二次变频转换到数十兆赫兹的第二中频,然后模拟正交解调,最后才进行A/D采样。双级转换接收机在AD采样之前经两次下变频和模拟正交解
  3. 所属分类:其它

    • 发布日期:2020-11-04
    • 文件大小:226304
    • 提供者:weixin_38614287
  1. 单片机与DSP中的便携式数据采集系统的设计

  2. 1 引言   数据采集在石油探采领域应用广泛.几乎涵盖石油探采的各个环节。传统的数据采集系统由于可操作性差、用户界面不够友好、人机交互困难等缺点已不能适应现在的需求。随着现代电子技术和嵌人式技术的发展,基于嵌入式技术的数据采集系统以其强大的功能、友好的界面、简易的操作受到用户的青睐。这里介绍一种以S3e2410为核心基于嵌入式Linux的数据采集系统的设计方案,其中采用多通道高速A/D转换器ADS8364。   2 器件选型   2.1 ADS8364简介   ADS8364是高速、低功
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:199680
    • 提供者:weixin_38740827
  1. 单片机与DSP中的基于DSP和USB的高速数据采集与处理系统设计

  2. 在图像数据处理系统中,常常需要对高速信号进行采集与处理。例如,在光传感技术中对光脉冲散射信号的测量,在雷达工程中对电磁脉冲信号的测量等,都需要对高速信号进行采集与运算,而且此类高速信号的测量,往往对数据采集与处理系统提出严格的要求。本文设计并实现一种基于DSP和USB的高速数据采集与处理系统。该系统电路简单,可靠性好,具有一定的通用性,并且可以进行多通道扩展。     1 原理概述   基于DSP和USB的高速数据采集与处理系统的原理框图如图1所示。系统上电后,DSP、FPGA分别由各
  3. 所属分类:其它

    • 发布日期:2020-11-22
    • 文件大小:157696
    • 提供者:weixin_38750761
  1. 模拟技术中的基于TMS320LF2407的8路高速A/D并行采集系统

  2. 摘要:本文使用当前普遍采用的TMS320LF2407 DSP作为CPU,对其进行了8路并行A/D扩展。并对所选用A/D器件MAX155的性能和工作原理进行了介绍,最后,还给出了该系统硬件结构框图和相应的DSP软件控制程序。   关键词:DSP;串行A/D;并行高速A/D       1 引言       在计算机检测系统中,由模拟信号到数字信号的转换,是由数据采集系统来完成的。数据采集系统(Data Acquisition System,简称DAS)它是外部被测模拟信号进入测量系统的前置
  3. 所属分类:其它

    • 发布日期:2020-11-28
    • 文件大小:75776
    • 提供者:weixin_38738528
  1. 单片机与DSP中的基于DSP和ADS8364的高速数据采集处理系统

  2. 随着现代科学技术的发展和计算机技术的普及,高速数据采集系统已应用于越来越多的场合,如通信、雷达、生物医学、机器人、语音和图像处理等领域。本文介绍的数据采集处理系统采用CPLD控制ADS8364完成数据的A/D转换,转换后的数据预先存储到FIFO中,再经DSP进行前端的数字信号处理后,通过USB总线传给上位机,并在上位机上进行存储、显示和分析等。该系统完全可以满足信号采集处理对高精度及实时性的要求。   1 系统原理   数据采集处理系统主要由前端信号调理电路、ADC芯片ADS8364、CP
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:271360
    • 提供者:weixin_38599545
  1. 单片机与DSP中的一种基于A/D和DSP的高速数据采集技术

  2. 中频信号分为和差两路,高速A/D与DSP组成的数据采集系统要分别对这两路信号进行采集。对于两路数据采集电路,A/D与DSP的接口连接是一样的。两个A/D同时将和路与差路信号采样,并分别送入两个FIFO;DSP分时从两个FIFO中读出采集的数据,完成数据的采集。 1 数据采集系统组成及原理 数据采集系统由A/D、FIFO、CPLD以及数字信号处理板组成,图1为采集系统的组成框图。 系统中,和路和差路中频信号都是模拟中频信号,经过A/D 芯片将模拟信号变成数字信号,再经过FI
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:94208
    • 提供者:weixin_38682279
  1. 基于CPCI总线的测井数据采集板卡的设计

  2. 摘   要: 介绍了一种基于CPCI总线的测井数据采集智能IO板卡的设计,包括数据采集、数据处理、板卡自诊断等功能。板卡结合具体应用环境设计滤波电路对敏感干扰信号进行有效的滤除,使用高性能A/D、FPGA和DSP做数据采集处理,高带宽CPCI总线进行传输数据,为测井数据采集设计提供了一套可行的硬件设计方案。   随着数字化与测井技术的发展,对测井系统的稳定性、可靠性、兼容性、可升级性等性能提出了更高的要求,本文提出了一种适用于测井系统设备的CPCI(Compact PCI)高性能数据采集板卡硬
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:268288
    • 提供者:weixin_38747211
  1. 基于FPGA和SMT387的SAR数据采集与存储系统

  2. 合成孔径雷达(SAR)是主动式微波成像雷达,近年来随着合成孔径雷达的高速发展,对作为重要部分的数据采集和存储系统的要求越来越高,比如对数据采集系统的采样率、分辨率、存储深度、数字信号处理速度、抗干扰能力等方面提出更高要求。基于标准总线并带有高速DSP的高速数据采集板卡和利用高速A/D转换器搭建的数据采集系统是超高速数据采集技术目前两大主流发展方向。SAR系统的数据采集和存储处理需要满足正交两路(I/Q)雷达回波信号数据同时采集,并实现高速传输和大容量长时间实时存储。根据这一要求,结合采集存储的发
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:380928
    • 提供者:weixin_38592405
  1. 基于DSP、CPLD和单片机的高速数据采集装置设计

  2. 为满足数据采集过程中对频率和分辨率等技术指标方面上的更高要求,设计了一种高速数据采集装置。该装置利用2片A/D芯片将输入的电压、电流模拟信号转换为数字信号,送往复杂可编程逻辑器件(CPLD),并利用2组RAM进行实时存储数据。CPLD产生A/D芯片的控制时序,以及2组RAM的读写控制时序;数字信号处理芯片(DSP)输出控制A/D转换的原始信号,并通过CPLD读写RAM中的采样数据,然后传送给单片机,最后利用单片机的USB接口将采集数据传送给PC机。分析了高速DSP的引导装载过程,并利用单片机实现
  3. 所属分类:其它

    • 发布日期:2021-01-15
    • 文件大小:799744
    • 提供者:weixin_38678022
« 12 »