您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于AD7892SQ和CPLD的数据采集系统的设计

  2. 本系统以AD7892SQ和CPLD(复杂可编程逻辑器件)为核心设计了一个多路信号采集电路,包括模拟多路复用、集成放大、A/D转换,CPLD控制等。采用硬件描述语言Verilog HDL编程,通过采用CPLD使数据采集的实时性得到提高。
  3. 所属分类:其它

    • 发布日期:2020-08-07
    • 文件大小:233472
    • 提供者:weixin_38650842
  1. 基于AD7892SQ和CPLD的数据采集系统

  2. 本系统以AD7892SQ和CPLD(复杂可编程逻辑器件)为核心设计了一个多路信号采集电路,包括模拟多路复用、集成放大、A/D转换,CPLD控制等。采用硬件描述语言Verilog HDL编程,通过采用CPLD使数据采集的实时性得到提高。
  3. 所属分类:其它

    • 发布日期:2020-08-13
    • 文件大小:231424
    • 提供者:weixin_38612095
  1. 基于AD7892SQ和CPLD的数据采集系统的设计[图]

  2. 本系统以AD7892SQ和CPLD(复杂可编程逻辑器件)为核心设计了一个多路信号采集电路,包括模拟多路复用、集成放大、A/D转换,CPLD控制等。采用硬件描述语言Verilog HDL编程,通过采用CPLD使数据采集的实时性得到提高。
  3. 所属分类:其它

    • 发布日期:2020-08-31
    • 文件大小:233472
    • 提供者:weixin_38740827
  1. 基于AD7892SQ和CPLD的数据采集系统

  2. 本系统以AD7892SQ和CPLD(复杂可编程逻辑器件)为核心设计了一个多路信号采集电路,包括模拟多路复用、集成放大、A/D转换,CPLD控制等。采用硬件描述语言Verilog HDL编程,通过采用CPLD使数据采集的实时性得到提高。
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:232448
    • 提供者:weixin_38723559
  1. 基于AD7892SQ和CPLD的数据采集系统的设计

  2. 本系统以AD7892SQ和CPLD(复杂可编程逻辑器件)为核心设计了一个多路信号采集电路,包括模拟多路复用、集成放大、A/D转换,CPLD控制等。采用硬件描述语言Verilog HDL编程,通过采用CPLD使数据采集的实时性得到提高。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:267264
    • 提供者:weixin_38654589
  1. 基于AD7892SQ和CPLD的数据采集系统的设计[图]

  2. 本系统以AD7892SQ和CPLD(复杂可编程逻辑器件)为核心设计了一个多路信号采集电路,包括模拟多路复用、集成放大、A/D转换,CPLD控制等。采用硬件描述语言Verilog HDL编程,通过采用CPLD使数据采集的实时性得到提高。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:234496
    • 提供者:weixin_38721652
  1. 基于 AD7892SQ和CPLD的数据采集系统的设计

  2. 本系统以AD7892SQ和CPLD(复杂可编程逻辑器件)为核心设计了一个多路信号采集电路,包括模拟多路复用、集成放大、A/D转换,CPLD控制等。采用硬件描述语言VerilogHDL编程,通过采用C
  3. 所属分类:其它

    • 发布日期:2020-10-18
    • 文件大小:266240
    • 提供者:weixin_38727567
  1. EDA/PLD中的基于AD7892SQ和CPLD的数据采集系统

  2. 0 引 言   本系统以AD7892SQ和CPLD(复杂可编程逻辑器件)为核心设计了一个多路信号采集电路,包括模拟多路复用、集成放大、A/D转换,CPLD控制等。采用硬件描述语言Verilog HDL编程,通过采用CPLD使数据采集的实时性得到提高。 1 硬件设计   针对多路信号的采集,本系统采用4/8通道ADG508A模拟多路复用器对检测的信号进行选择,CMOS高速放大器LF156对选中的信号进行放大,AD7892SQ实现信号的A/D转换,CPLD完成控制功能。电路如图1所示。
  3. 所属分类:其它

    • 发布日期:2020-12-04
    • 文件大小:228352
    • 提供者:weixin_38681286
  1. 基于AD7892SQ和CPLD的数据采集系统

  2. 0 引 言   本系统以AD7892SQ和CPLD(复杂可编程逻辑器件)为设计了一个多路信号采集电路,包括模拟多路复用、集成放大、A/D转换,CPLD控制等。采用硬件描述语言Verilog HDL编程,通过采用CPLD使数据采集的实时性得到提高。 1 硬件设计   针对多路信号的采集,本系统采用4/8通道ADG508A模拟多路复用器对检测的信号进行选择,CMOS高速放大器LF156对选中的信号进行放大,AD7892SQ实现信号的A/D转换,CPLD完成控制功能。电路如图1所示。   
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:234496
    • 提供者:weixin_38744435