点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 基于CPLD的数字电路设计
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
基于CPLD的光伏逆变器锁相及保护电路设计
摘 要 :针对 “5kW光伏并网逆变器” 实际项目中的锁相及保护电路。分析了光伏逆 变器在硬件锁相和硬件保护等方面的需求,给出了基于CPLD的数字锁相技术和保护 电路的理论原理,以及模块设计与实现方法。
所属分类:
专业指导
发布日期:2010-01-25
文件大小:176128
提供者:
yanrongchao1982
基于fpga的数字电路设计经验谈
基于fpga/CPLD的数字电路设计经验谈
所属分类:
硬件开发
发布日期:2009-02-19
文件大小:1048576
提供者:
liurg
基于VHDL的数字系统层次化设计方法
通过对数字频率计系统的设计,介绍了基于VHDL语言的数字系统层次化设计方法。首先将数字系统按功能划分为不同的模块,各模块电路的设计通过VHDL语言编程实现,然后建立顶层电路原理图。使用MAX+PLUS II开发软件完成设计输入、编译、逻辑综合和功能仿真,最后在CPLD上实现数字系统的设计。结果表明,使用这种设计方法可以大大地简化硬件电路的结构,具有可靠性高、灵活性强等特点。
所属分类:
其它
发布日期:2020-08-31
文件大小:215040
提供者:
weixin_38701340
一种基于CPLD的16位VFC式AD转换器设计
随着科技的飞速发展、高分辨率的数模混合电路的应用不断深入,电路设计日趋复杂,精度越来越高,所以高精度AD转换电路的设计就成了仪器仪表及各种测量控制系统的难点。本系统来源于仪器仪表的温控系统设计,采用高精度、低温漂的优质模拟、数字器件,辅以52系列单片机为控制器,以复杂可编程逻辑器件 CPLD (Comp lex Programmable Array Logic)为频率测试的硬件平台,实现了高分辨率
所属分类:
其它
发布日期:2020-08-31
文件大小:303104
提供者:
weixin_38625098
基于CPLD的DDS正交信号源的设计
由于传统的多波形函数信号发生器需采用大量分离元件才能实现,且设计复杂,这里提出一种基于CPLD的多波形函数信号发生器。它采用CPLD作为函数信号发生器的处理器,以单片机和CPLD为核心,辅以必要的模拟和数字电路,构成的基于DDS(直接数字频率合成)技术、波形稳定、精度较高的多功能函数信号发生器。
所属分类:
其它
发布日期:2020-08-31
文件大小:210944
提供者:
weixin_38656989
基于CPLD的位同步时钟提取电路设计
异步串行通信是现代电子系统中最常用的数据信息传输方式之一,一般情况下,为了能够正确地对异步串行数据进行发送和接收,就必须使其接收与发送的码元同步,位同步时钟信号不仅可用来对输入码元进行检测以保证收发同步,而且在对接收的数字码元进行各种处理等过程中,也可以为系统提供一个基准的同步时钟。
所属分类:
其它
发布日期:2020-08-31
文件大小:123904
提供者:
weixin_38514501
基于CPLD的数字滤波抗干扰电路设计
红外密集度光电立靶测试系统是一种用于测量低伸弹道武器射击密集度的新型的测试系统,它既可用于金属弹丸的测试,又可测试非金属弹丸,具有反映灵敏、精度高而稳定、操作简单、容易维护等优点,已被许多靶场投入使用。
所属分类:
其它
发布日期:2020-08-31
文件大小:269312
提供者:
weixin_38599430
基于CPLD的数字滤波抗干扰电路设计
红外密集度光电立靶测试系统在使用中会受到各种干扰,其中影响最大的有三种:一是“蚊虫”干扰,即指蚊虫等低速物体飞过红外光幕时引起的误触发现象;二是“冲击波”干扰,指在亚音速弹丸测试中,由于音速高于弹速使得声波先于弹丸到达光幕而引起的误触发现象:三是一些伴随弹丸穿过光幕的细小物体和外界光线的变化所引起光幕内光通量的变化而产生的干扰信号,但这种信号幅值一般都较小。
所属分类:
其它
发布日期:2020-10-21
文件大小:269312
提供者:
weixin_38714509
EDA/PLD中的基于CPLD的数字滤波抗干扰电路设计
引言 红外密集度光电立靶测试系统是一种用于测量低伸弹道武器射击密集度的新型的测试系统,它既可用于金属弹丸的测试,又可测试非金属弹丸,具有反映灵敏、精度高而稳定、操作简单、容易维护等优点,已被许多靶场投入使用。 光电靶的基本原理是:当光幕内的光通量发生足够大的变化时,光电传感器会响应这种变化而产生电信号。这就是说,一些非弹丸物体在穿过光幕时也会使光幕内的光通量发生变化以使光电传感器产生电信号。从原理上讲。这种现象并非异常,而从测试来讲,则属于干扰。在具体靶场测试中,当干扰严重时,可能会
所属分类:
其它
发布日期:2020-10-21
文件大小:174080
提供者:
weixin_38693524
基于CPLD的DDS正交信号源的设计
由于传统的多波形函数信号发生器需采用大量分离元件才能实现,且设计复杂,这里提出一种基于CPLD的多波形函数信号发生器。它采用CPLD作为函数信号发生器的处理器,以单片机和CPLD为核心,辅以必要的模拟和数字电路,构成的基于DDS(直接数字频率合成)技术、波形稳定、精度较高的多功能函数信号发生器。
所属分类:
其它
发布日期:2020-10-19
文件大小:206848
提供者:
weixin_38677808
基于CPLD的数字电路设计
随着数字集成电路的不断更新和换代,特别是可编程逻辑器件的出现,使得传统的数字系统设计方法发生了根本的改变。可编程逻辑器件的灵活性使得硬件系统设计师在实验室里用一台计算机、一套相应的EDA软件和可编程逻辑芯片就可以完成数字系统设计与生产。
所属分类:
其它
发布日期:2020-10-18
文件大小:214016
提供者:
weixin_38595850
电子测量中的基于CPLD的数字电压表设计
设计了基于CPLD的数字电压表,采用CPLD器件作为核心处理电路,用单片机进行控制,能较好地减小外界干扰,提高分辨率。该数字电压表能够自动转换量程,从而可提高数字电压表的性能。 1 方案论证与比较 双积分A/D是对输入取样电压和基准电压进行两次积分,以获得与取样电压平均值成正比的时间间隔,同时在此时间间隔内,用计数器对CP记数,计数器的输出结果就是对应的数字量。双积分A/D有精度高,抗干扰能力强和稳定性好的优点,但转换速度较低,因而适用于数字直流电压表等精度较高而转换速度要求不高的仪
所属分类:
其它
发布日期:2020-11-06
文件大小:323584
提供者:
weixin_38545517
EDA/PLD中的基于CPLD的DDS正交信号源的设计
1 引言 由于传统的多波形函数信号发生器需采用大量分离元件才能实现,且设计复杂,这里提出一种基于CPLD的多波形函数信号发生器。它采用CPLD作为函数信号发生器的处理器,以单片机和CPLD为核心,辅以必要的模拟和数字电路,构成的基于DDS(直接数字频率合成)技术、波形稳定、精度较高的多功能函数信号发生器。 2 系统设计 图1给出系统设计框图,该系统设计主要由CPLD电路、单片机电路、键盘输入液晶显示输出电路以及D/A转换电路和低通滤波器等电路组成。 2.1 频率合
所属分类:
其它
发布日期:2020-11-10
文件大小:201728
提供者:
weixin_38604395
EDA/PLD中的基于可编程逻辑器件的数字电路设计
可编程逻辑器件PLD(Programmable Logic De-vice)是一种数字电路,它可以由用户来进行编程和进行配置,利用它可以解决不同的逻辑设计问题。PLD由基本逻辑门电路、触发器以及内部连接电路构成,利用软件和硬件(编程器)可以对其进行编程,从而实现特定的逻辑功能。可编程逻辑器件自20世纪70年代初期以来经历了从PROM,PLA,PAL,GAL到CPLD和FPGA的发展过程,在结构、工艺、集成度、功能、速度和灵活性方面都有很大的改进和提高。 随着数字集成电路的不断更新和换代,特
所属分类:
其它
发布日期:2020-11-09
文件大小:207872
提供者:
weixin_38522029
EDA/PLD中的一种基于CPLD的PWM控制电路设计
摘要:介绍了利用硬件描述语言VHDL设计的一种基于CPLD的PWM控制电路,该PWM控制电路具有PWM开关频率可调,同侧2路信号互锁、延时时间可调、接口简单等特点,可应用于现代直流伺服系统。 关键词:PWM控制电路 CPLD VHDL 在直流伺服控制系统中,通过专用集成芯片或中小规模的数字集成电路构成的传统PWM控制电路往往存在电路设计复杂,体积大,抗干扰能力差以及设计困难、设计周期长等缺点因此PWM控制电路的模块化、集成化已成为发展趋势。它不仅可以使系统体积减小、重量减轻且功耗降低,同
所属分类:
其它
发布日期:2020-12-10
文件大小:77824
提供者:
weixin_38747946
基于CPLD的数字触发电路的设计
摘 要:利用大规模可编程控制器(ComplexProgrammableLogicDevice)CPLD,针对静止补偿器(STATCOM)对触发脉冲信号的要求,设计一种基于CPLD的正弦脉宽调制(SPWM)数字触发电路。正弦调制波的产生采用查表法,但仅将1/4周期的正弦波数据存入CPLD的内部硬件所构造的ROM中减少了系统的硬件开销,并具有脉冲封锁等功能,仿真结果证明了本设计的正确性。 关键词:静止补偿器;SPWM;CPLD;数字触发电路1 引 言 静止补偿器STATCOM(StaticSync
所属分类:
其它
发布日期:2021-02-03
文件大小:258048
提供者:
weixin_38696143
基于CPLD的数字电压表设计
设计了基于CPLD的数字电压表,采用CPLD器件作为处理电路,用单片机进行控制,能较好地减小外界干扰,提高分辨率。该数字电压表能够自动转换量程,从而可提高数字电压表的性能。 1 方案论证与比较 双积分A/D是对输入取样电压和基准电压进行两次积分,以获得与取样电压平均值成正比的时间间隔,同时在此时间间隔内,用计数器对CP记数,计数器的输出结果就是对应的数字量。双积分A/D有精度高,抗干扰能力强和稳定性好的优点,但转换速度较低,因而适用于数字直流电压表等精度较高而转换速度要求不高的仪器。
所属分类:
其它
发布日期:2021-01-20
文件大小:450560
提供者:
weixin_38734008
基于可编程逻辑器件的数字电路设计
可编程逻辑器件PLD(Programmable Logic De-vice)是一种数字电路,它可以由用户来进行编程和进行配置,利用它可以解决不同的逻辑设计问题。PLD由基本逻辑门电路、触发器以及内部连接电路构成,利用软件和硬件(编程器)可以对其进行编程,从而实现特定的逻辑功能。可编程逻辑器件自20世纪70年代初期以来经历了从PROM,PLA,PAL,GAL到CPLD和FPGA的发展过程,在结构、工艺、集成度、功能、速度和灵活性方面都有很大的改进和提高。 随着数字集成电路的不断更新和换代,特
所属分类:
其它
发布日期:2021-01-19
文件大小:280576
提供者:
weixin_38570202
基于CPLD的DDS正交信号源的设计
1 引言 由于传统的多波形函数信号发生器需采用大量分离元件才能实现,且设计复杂,这里提出一种基于CPLD的多波形函数信号发生器。它采用CPLD作为函数信号发生器的处理器,以单片机和CPLD为,辅以必要的模拟和数字电路,构成的基于DDS(直接数字频率合成)技术、波形稳定、精度较高的多功能函数信号发生器。 2 系统设计 图1给出系统设计框图,该系统设计主要由CPLD电路、单片机电路、键盘输入液晶显示输出电路以及D/A转换电路和低通滤波器等电路组成。 2.1 频率合成器
所属分类:
其它
发布日期:2021-01-19
文件大小:261120
提供者:
weixin_38663007
基于CPLD的数字滤波抗干扰电路设计
引言 红外密集度光电立靶测试系统是一种用于测量低伸弹道武器射击密集度的新型的测试系统,它既可用于金属弹丸的测试,又可测试非金属弹丸,具有反映灵敏、精度高而稳定、操作简单、容易维护等优点,已被许多靶场投入使用。 光电靶的基本原理是:当光幕内的光通量发生足够大的变化时,光电传感器会响应这种变化而产生电信号。这就是说,一些非弹丸物体在穿过光幕时也会使光幕内的光通量发生变化以使光电传感器产生电信号。从原理上讲。这种现象并非异常,而从测试来讲,则属于干扰。在具体靶场测试中,当干扰严重时,可能会
所属分类:
其它
发布日期:2021-01-19
文件大小:172032
提供者:
weixin_38711778
«
1
2
3
4
5
6
7
8
9
10
»