您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. CPLD的PLC背板总线协议接口芯片设计

  2. 设计了一组基于CPLD的PLC背板总线协议接口芯片,协议芯片可以区分PLC的背板 总线的周期性数据和非周期性数据。详细介绍了通过Verilog HDL语言设计状态机、协议帧 控制器、FIFO控制器的过程,25MHz下背板总线工作稳定的试验结果验证了协议芯片设计可行性
  3. 所属分类:嵌入式

    • 发布日期:2010-08-18
    • 文件大小:702464
    • 提供者:qqtolm
  1. 基于CPLD的PLC背板总线协议接口芯片设计

  2. 设计了一组基于CPLD的PLC背板总线协议接口芯片,协议芯片可以区分PLC的背板总线的周期性数据和非周期性数据。详细介绍了通过Verilog HDL语言设计状态机、协议帧控制器、FIFO控制器的过程,25MHz下背板总线工作稳定的试验结果验证了协议芯片设计的可行性。
  3. 所属分类:其它

    • 发布日期:2020-08-30
    • 文件大小:172032
    • 提供者:weixin_38625184
  1. EDA/PLD中的基于CPLD的PLC背板总线协议接口芯片设计

  2. 摘要:设计了一组基于CPLD的PLC背板总线协议接口芯片,协议芯片可以区分PLC的背板总线的周期性数据和非周期性数据。详细介绍了通过Verilog HDL语言设计状态机、协议帧控制器、FIFO控制器的过程,25MHz下背板总线工作稳定的试验结果验证了协议芯片设计的可行性。   可编程逻辑控制器(PLC)主机是通过背板总线支持扩展模块的连接, 背板总线是PLC 主机同I/O扩展模块之间的高速数据通路,支持主机和扩展模块之间的I/O 数据刷新。背板总线的技术水平决定了PLC 产品的I/O 扩展能力
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:189440
    • 提供者:weixin_38702931
  1. 基于CPLD的PLC背板总线协议接口芯片的设计

  2. 设计了一组基于CPLD的PLC背板总线协议接口芯片,协议芯片可以区分PLC的背板总线的周期性数据和非周期性数据。详细介绍了通过VerilogHDL语言设计状态机、协议帧控制器、FIFO控制器的过程,25MHz下背板总线工作稳定的试验结果验证了协议芯片设计的可行性。
  3. 所属分类:其它

    • 发布日期:2020-10-18
    • 文件大小:266240
    • 提供者:weixin_38501206
  1. 基于CPLD的PLC背板总线协议接口芯片设计

  2. 摘要:设计了一组基于CPLD的PLC背板总线协议接口芯片,协议芯片可以区分PLC的背板总线的周期性数据和非周期性数据。详细介绍了通过Verilog HDL语言设计状态机、协议帧控制器、FIFO控制器的过程,25MHz下背板总线工作稳定的试验结果验证了协议芯片设计的可行性。   可编程逻辑控制器(PLC)主机是通过背板总线支持扩展模块的连接, 背板总线是PLC 主机同I/O扩展模块之间的高速数据通路,支持主机和扩展模块之间的I/O 数据刷新。背板总线的技术水平决定了PLC 产品的I/O 扩展能力
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:219136
    • 提供者:weixin_38731226