您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于C_Model的UVM验证平台设计与实现

  2. 随着集成电路规模和复杂度的提高,其验证工作也日益复杂和重要,验证周期己经达到甚至超过整个芯片设计周期的70%,因此,急需找到一种高效的验证方法,以便提高验证效率,增强验证平台的可重用性。基于SystemVerilog语言的 UVM 验证方法学可以有效提高验证效率,缩短验证周期。采用高层次的抽象模型C_Model作为参考模型接入UVM平台,对数字基带处理单元中标签发送链路的编码模块进行验证,设计随机和非随机的testcase,通过driver和monitor验证组件来发送、监测并收集数据,包括硬件
  3. 所属分类:其它

    • 发布日期:2020-10-15
    • 文件大小:745472
    • 提供者:weixin_38543120