您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. EDA/SOPC 技术实验讲义

  2. 第一章 EDA_VHDL 实验/设计与电子设计竞赛 4 1-1、 应用QuartusII 完成基本组合电路设计 5 1-2. 应用QuartusII 完成基本时序电路的设计 6 1-3. 设计含异步清0 和同步时钟使能的加法计数器 7 1-4. 7 段数码显示译码器设计 8 1-5. 8 位数码扫描显示电路设计 9 1-6. 数控分频器的设计 10 1-7. 32 位并进/并出移位寄存器设计 10 1-8. 在QuartusII 中用原理图输入法设计8 位全加器 11 1-9. 在Quartu
  3. 所属分类:硬件开发

    • 发布日期:2012-04-18
    • 文件大小:3145728
    • 提供者:xiaosong89
  1. 100MHZ数字存储示波器数字系统设计

  2. 1.数据采集系统设计。数据采集系统是数字存储示波器的核心部分,也是 它与模拟示波器的重要区别之所在,本文提出一种新型的智能仪器结构- DSP+FPGA结构。基于这种结构,采用实时和随机两种取样技术,实现5GSPS 最高等效采样率,100MHZ带宽的示波器。DSP+FPGA结构的最大特点是结构 灵活,有较强的通用性。 2.LCD显示控制电路实现。常用的LCD显示都采用一个专用显示控制芯 片,再由微处理器来控制显示。本文采用一种全新的显示控制方式,即直接用 FPGA产生LCD所需要的显示控制时序,
  3. 所属分类:硬件开发

    • 发布日期:2008-10-14
    • 文件大小:2097152
    • 提供者:lb87548815
  1. 单片机与DSP中的基于ADPCM的数字语音存储与回放系统设计方案(二)

  2. 4 程序设计   系统软件部分由单片机的C51语言和FPGA的Ver-ilogHDL语言组成。其中,单片机主要完成用户输入输出处理和系统的控制,FPGA主要完成需要严格时序控制(如数据采集、频谱显示)以及大规模数据计算(如FFT、ADPCM 编码)等。整个系统的设计中模块化思想贯穿始终,采用菜单键选择所用功能,系统流程图如图10 所示。      5方案测试与结果   5.1 测试仪器   测试仪器包括直流稳压稳流电源,型号为SG1733SB3A;60M 数字存储示波器,型号为Tekt
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:123904
    • 提供者:weixin_38732519
  1. 基于DSP的数字存储示波器显示控制系统的设计

  2. 摘要:一种基于DSP的数字存储示波器显示控制系统的设计方案。该系统主要由主机接口电路、数据处理电路及显示控制电路三个部分构成。介绍了系统的总体结构,并分析了其主要模块的工作原理,介绍了软件设计思想和程序流程图。该系统具有图形、字符、汉字的显示功能,可广泛用于智能代仪表和工业控制等领域中,用作终端显示。     关键词:DSP高级显示控制器 数字存储示波器 图形显示 数字存储示波器(DSO)是近年来发展起来的一种先进的测量仪器,与传统的模拟示波器相比,它具有很多的优点。DSO的基本思想就是通
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:241664
    • 提供者:weixin_38502239