您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于Delphi的DDS可视化新型任意信号发生器

  2. 以 FPGA为核心,TFT实现图形与菜单界面,USB1.1与Delphi7.0完成与上位机接口及图形操作界面,对低频段采用时钟分段分频法,在MCU的控制下实现DDS低频高精度双通道±8 V,0.01 Hz~10 MHz正弦波等常规波形外,还能输出数码流、调制信号、随机噪声、扫频信号及时域/频域自定义波形,信号参数均可步进在线可调。实验表明该设计是行之有效的,在介绍系统设计思想的同时,重点讲述FPGA设计、信号输入方法及提高低频段时域精度的措施等。
  3. 所属分类:其它

    • 发布日期:2021-02-01
    • 文件大小:1048576
    • 提供者:weixin_38614391