您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 单片机应用技术选编(7)

  2. 内容简介    《单片机应用技术选编》(7) 选编了1998年国内50种科技期刊中有关单片机开发应用的文 章共510篇,其中全文编入的有113篇,摘要编入的397篇。全书共分八章,即单片机综合 应用技术;智能仪表与测试技术;网络、通信与数据传输;可靠性与抗干扰技术;控制系统 与功率接口技术;电源技术;实用设计;文章摘要。    本书具有重要实用价值,书中介绍的新技术、新器件以及单片机应用系统的软、硬件资 料有助于减少产品研制过程中的重复性劳动,提高单片机应用技术水平,是从事单片机应用 开发技
  3. 所属分类:硬件开发

    • 发布日期:2010-05-19
    • 文件大小:13631488
    • 提供者:zgraeae
  1. 基于FPGA+DSP的雷达高速数据采集系统的实现

  2. 激光雷达的发射波及回波信号经光电器件转换形成的电信号具有脉宽窄,幅度低,背景噪声大等特点,对其进行低速数据采集存在数据精度不高等问题。同时,A/D转换器与数字信号处理器直接连接会导致数据传输不及时,影响系统可靠性、实时性。针对激光雷达回拨信号,提出基于FPGA与DSP的高速数据采集系统,利用FPGA内部的异步FIFO和DCM实现A/D转换器与DSP的高速外部存储接口(EMIF)之间的数据传输。介绍了ADC外围电路、工作时序以及DSP的EMIF的设置参数,并对异步FIFO数据读写进行仿真,结合硬件
  3. 所属分类:其它

    • 发布日期:2020-08-08
    • 文件大小:318464
    • 提供者:weixin_38706531
  1. 基于FPGA与DSP的雷达高速数据采集系统

  2. 激光雷达的发射波及回波信号经光电器件转换形成的电信号具有脉宽窄,幅度低,背景噪声大等特点,对其进行低速数据采集存在数据精度不高等问题。同时,A/D转换器与数字信号处理器直接连接会导致数据传输不及时,影响系统可靠性、实时性。针对激光雷达回拨信号,提出基于FPGA与DSP的高速数据采集系统,利用FPGA内部的异步FIFO和DCM实现A/D转换器与DSP的高速外部存储接口(EMIF)之间的数据传输。介绍了ADC外围电路、工作时序以及DSP的EMIF的设置参数,并对异步FIFO数据读写进行仿真,结合硬件
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:190464
    • 提供者:weixin_38713099
  1. 基于FPGA+DSP的雷达高速数据采集系统的实现

  2. 激光雷达的发射波及回波信号经光电器件转换形成的电信号具有脉宽窄,幅度低,背景噪声大等特点,对其进行低速数据采集存在数据精度不高等问题。同时,A/D转换器与数字信号处理器直接连接会导致数据传输不及时,影响系统可靠性、实时性。针对激光雷达回拨信号,提出基于FPGA与DSP的高速数据采集系统,利用FPGA内部的异步FIFO和DCM实现A/D转换器与DSP的高速外部存储接口(EMIF)之间的数据传输。介绍了ADC外围电路、工作时序以及DSP的EMIF的设置参数,并对异步FIFO数据读写进行仿真,结合硬件
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:277504
    • 提供者:weixin_38592643
  1. EDA/PLD中的基于FPGA和SMT387的SAR数据采集与存储系统

  2. 合成孔径雷达(SAR)是主动式微波成像雷达,近年来随着合成孔径雷达的高速发展,对作为重要部分的数据采集和存储系统的要求越来越高,比如对数据采集系统的采样率、分辨率、存储深度、数字信号处理速度、抗干扰能力等方面提出更高要求。基于标准总线并带有高速DSP的高速数据采集板卡和利用高速A/D转换器搭建的数据采集系统是超高速数据采集技术目前两大主流发展方向。SAR系统的数据采集和存储处理需要满足正交两路(I/Q)雷达回波信号数据同时采集,并实现高速传输和大容量长时间实时存储。根据这一要求,结合采集存储的发
  3. 所属分类:其它

    • 发布日期:2020-11-05
    • 文件大小:276480
    • 提供者:weixin_38503448
  1. EDA/PLD中的基于FPGA+DSP的雷达高速数据采集系统的实现

  2. 摘要:激光雷达的发射波及回波信号经光电器件转换形成的电信号具有脉宽窄,幅度低,背景噪声大等特点,对其进行低速数据采集存在数据精度不高等问题。同时,A/D转换器与数字信号处理器直接连接会导致数据传输不及时,影响系统可靠性、实时性。针对激光雷达回拨信号,提出基于FPGA与DSP的高速数据采集系统,利用FPGA内部的异步FIFO和DCM实现A/D转换器与DSP的高速外部存储接口(EMIF)之间的数据传输。介绍了ADC外围电路、工作时序以及DSP的EMIF的设置参数,并对异步FIFO数据读写进行仿真,结
  3. 所属分类:其它

    • 发布日期:2020-11-03
    • 文件大小:276480
    • 提供者:weixin_38684976
  1. EDA/PLD中的基于FPGA+PC104的数据处理系统设计与实现

  2. 摘要:针对船舶防碰撞系统研制的需要,本文研究、设计一种基于船载导航雷达的新型防碰撞报警系统,该系统充分利用现代最新发展的大规模集成电路技术和数字处理技术,将FPGA和PC/104相结合。对雷达原始信号进行采样、检测、及处理,从而实现对雷达目标的实时监测,并对危险目标进行自主式报警。   0 引言   雷达目标检测与信息录取是雷达系统与雷达信号处理系统的重要组成部分,超大规模集 成电路的发展,特别是高性能的信号处理器(DSP)架构的提升和大规模可编程逻辑器件的 出现,为雷达信号数字化处理带来了
  3. 所属分类:其它

    • 发布日期:2020-11-08
    • 文件大小:156672
    • 提供者:weixin_38611527
  1. 单片机与DSP中的基于DSP和USB的高速数据采集与处理系统设计

  2. 在图像数据处理系统中,常常需要对高速信号进行采集与处理。例如,在光传感技术中对光脉冲散射信号的测量,在雷达工程中对电磁脉冲信号的测量等,都需要对高速信号进行采集与运算,而且此类高速信号的测量,往往对数据采集与处理系统提出严格的要求。本文设计并实现一种基于DSP和USB的高速数据采集与处理系统。该系统电路简单,可靠性好,具有一定的通用性,并且可以进行多通道扩展。     1 原理概述   基于DSP和USB的高速数据采集与处理系统的原理框图如图1所示。系统上电后,DSP、FPGA分别由各
  3. 所属分类:其它

    • 发布日期:2020-11-22
    • 文件大小:157696
    • 提供者:weixin_38750761
  1. 单片机与DSP中的基于AD9430的数据采集系统设计

  2. 摘 要:本文介绍了高速ADC AD9430的功能,详细说明了使用高速FPGA来控制AD9430构成高速(140MSPS)、高精度(12位)数据采集系统的设计方法,并给出了具体实现的系统框图和测试结果。关键词:数据采集;FPGA;AD9430 引言结合实际任务的要求,本文提出了一种基于AD9430的高速数据采集系统,主要用于采集雷达回波。在这个系统中,选用高速逻辑器件控制A/D转换和FIFO存储,同时通过FPDP(Front Panel Data Port)总线将采集的数据发送出去。由于系统
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:95232
    • 提供者:weixin_38698863
  1. 单片机与DSP中的高速数据采集系统中高速缓存与海量缓存的实现

  2. 摘要:探讨了高速数据采集系统中高速采样缓存的重要性和实现途径,阐述了基于ADSP-21065L的并行多通道数据采集板上高速采样缓存的设计与电路结构,给出了采用FPGA实现通道复用和采样数据预处理,从而构造16MB的SDRAM海量缓存以将高速缓存中的多批次采样数据经AD-21065L倒入SDRAM存储的实现方法。 关键词:高速数据采集;高速缓存;海量缓存;DSP;FPGA1 引言高速数据采集系统目前已在雷达、声纳、软件无线电、瞬态信号测试等领域得到广泛应用。它的关键技术是高速ADC技术、数
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:100352
    • 提供者:weixin_38650150
  1. 单片机与DSP中的基于FPGA的高速连续数据采集系统的设计

  2. 摘要:本文提出了一种用于雷达回波信号采集的高速数据采集系统。该系统实现了对数十兆赫的回波信号进行连续的采样和存储。系统通过FPGA控制数据连续采集、缓冲,通过PCI9056将缓冲区数据转移到硬盘管理卡,由硬盘管理卡将数据存入海量硬盘阵列。   关键字:采样门 FPGA PCI总线 连续采集 1       引言   数据采集是数字信号处理过程中的一个重要环节,已经广泛应用于雷达、声纳、瞬态信号测试、无线探伤等领域。对不同的任务和应用场合数据采集系统要求的采样精度和采样速率各不相同,系统的实
  3. 所属分类:其它

    • 发布日期:2020-12-06
    • 文件大小:89088
    • 提供者:weixin_38531210
  1. 单片机与DSP中的高速数据采集的高速缓存和海量缓存实现

  2. 摘要:探讨了高速数据采集系统中高速采样缓存的重要性和实现途径,阐述了基于ADSP-21065L的并行多通道数据采集板上高速采样缓存的设计与电路结构,给出了采用FPGA实现通道复用和采样数据预处理,从而构造16MB的SDRAM海量缓存以将高速缓存中的多批次采样数据经AD-21065L倒入SDRAM存储的实现方法。      关键词:高速数据采集;高速缓存;海量缓存;DSP;FPGA     1  引言     高速数据采集系统目前已在雷达、声纳、软件无线电、瞬态信号测试等领域得到广泛应用。它的关键
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:100352
    • 提供者:weixin_38551749
  1. 基于FPGA+PC104的数据处理系统设计与实现

  2. 摘要:针对船舶防碰撞系统研制的需要,本文研究、设计一种基于船载导航雷达的新型防碰撞报警系统,该系统充分利用现代发展的大规模集成电路技术和数字处理技术,将FPGA和PC/104相结合。对雷达原始信号进行采样、检测、及处理,从而实现对雷达目标的实时监测,并对危险目标进行自主式报警。   0 引言   雷达目标检测与信息录取是雷达系统与雷达信号处理系统的重要组成部分,超大规模集 成电路的发展,特别是高性能的信号处理器(DSP)架构的提升和大规模可编程逻辑器件的 出现,为雷达信号数字化处理带来了新的
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:179200
    • 提供者:weixin_38722184
  1. 基于FPGA+DSP的雷达高速数据采集系统的实现

  2. 摘要:激光雷达的发射波及回波信号经光电器件转换形成的电信号具有脉宽窄,幅度低,背景噪声大等特点,对其进行低速数据采集存在数据精度不高等问题。同时,A/D转换器与数字信号处理器直接连接会导致数据传输不及时,影响系统可靠性、实时性。针对激光雷达回拨信号,提出基于FPGA与DSP的高速数据采集系统,利用FPGA内部的异步FIFO和DCM实现A/D转换器与DSP的高速外部存储接口(EMIF)之间的数据传输。介绍了ADC外围电路、工作时序以及DSP的EMIF的设置参数,并对异步FIFO数据读写进行仿真,结
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:323584
    • 提供者:weixin_38554781
  1. 基于FPGA和SMT387的SAR数据采集与存储系统

  2. 合成孔径雷达(SAR)是主动式微波成像雷达,近年来随着合成孔径雷达的高速发展,对作为重要部分的数据采集和存储系统的要求越来越高,比如对数据采集系统的采样率、分辨率、存储深度、数字信号处理速度、抗干扰能力等方面提出更高要求。基于标准总线并带有高速DSP的高速数据采集板卡和利用高速A/D转换器搭建的数据采集系统是超高速数据采集技术目前两大主流发展方向。SAR系统的数据采集和存储处理需要满足正交两路(I/Q)雷达回波信号数据同时采集,并实现高速传输和大容量长时间实时存储。根据这一要求,结合采集存储的发
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:380928
    • 提供者:weixin_38592405