您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于FPGA分布式算法FIR滤波器verilog代码

  2. (本人 小论文 代码,通过验证) 本文提出一种新的FIR滤波器FPGA实现方法。讨论了分布式算法原理,并提出了基于分布式算法FIR滤波器的实现方法。通过改进型分布式算法结构减少硬件资源消耗,用流水线技术提高运算速度,采用分割查找表方法减小存储规模,并在Matlab和Modelsim仿真平台得到验证。 为了节省FPGA逻辑资源、提高系统速度,设计中引入了分布式算法实现有限脉冲响应滤波器(Finite Impulse Response, FIR)。由于FIR滤波器在实现上主要是完成乘累加MAC的功
  3. 所属分类:硬件开发

    • 发布日期:2013-05-08
    • 文件大小:6144
    • 提供者:u010610188
  1. 基于FPGA分布式算法FIR滤波器verilog代码

  2. (本人 小论文 代码,通过验证) 本文提出一种新的FIR滤波器FPGA实现方法。讨论了分布式算法原理,并提出了基于分布式算法FIR滤波器的实现方法。通过改进型分布式算法结构减少硬件资源消耗,用流水线技术提高运算速度,采用分割查找表方法减小存储规模,并在Matlab和Modelsim仿真平台得到验证。 为了节省FPGA逻辑资源、提高系统速度,设计中引入了分布式算法实现有限脉冲响应滤波器(Finite Impulse Response, FIR)。由于FIR滤波器在实现上
  3. 所属分类:硬件开发

    • 发布日期:2020-10-04
    • 文件大小:6144
    • 提供者:andy817425