您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于 Nios II 和 DDS 的谐波源设计

  2. 本文是基于电能质量研究的需要,研制高精度,低成本的电力谐波信号发生器提供给电能质量研究者以测试配电系统的谐波阻抗,测试用户电力设备解决电能质量问题的能力,校准电力参数检测装置。基于DDS 技术的信号发生器模块的FPGA 开发是本文的核心,文章分析了谐波产生的原理和直接频率合成技术(DDS)的原理,并做了MATLAB 仿真,采用编程方式实现了高达21 次的任意谐波信号的叠加,本文应用了双端口的片内RAM 改进了DDS 的数据存储方式,从而实现了任意电能质量信号波形的输出。
  3. 所属分类:嵌入式

    • 发布日期:2010-12-25
    • 文件大小:442368
    • 提供者:yangswy
  1. 基于FPGA和LabView的遥测信号模拟源设计

  2. 基于fpga和labview的相互配合而设计的DDS信号发生器,比较新的设计思想。
  3. 所属分类:硬件开发

    • 发布日期:2011-11-07
    • 文件大小:375808
    • 提供者:cloudy19880824
  1. FPGA和DDS在信号源中的应用

  2. 本文在讨论DDS的基础上,介绍利用FPGA设计的基于DDS的信号发生器。
  3. 所属分类:其它

    • 发布日期:2020-07-22
    • 文件大小:83968
    • 提供者:weixin_38586942
  1. 基于FPGA和DDS的信号源设计

  2. 本文在DDS技术工作原理的基础上,介绍基于FPGA实现DDS的设计方法,并给出该系统合成的波形。
  3. 所属分类:其它

    • 发布日期:2020-07-30
    • 文件大小:79872
    • 提供者:weixin_38576229
  1. 基于单片机和DDS的高精度频率信号实现

  2. 本文介绍的基于AD9854的高精度频率信号发生器的设计方法设计的信号源,已经用于科研项目中。它体积小、重量轻,而且在此基础上,通过给AD9854提供数据源,简单地改变写入AD9854的控制字,可以实现AD9854所能提供的各种调制信号。把DDS技术与FPGA器件、计算机技术结合到一起,其操作更灵活,应用范围更广泛。
  3. 所属分类:其它

    • 发布日期:2020-08-13
    • 文件大小:211968
    • 提供者:weixin_38740848
  1. 基于FPGA的宽带步进频率信号源设计

  2. 本方法设计的LS波段宽带步进频率信号源结合了DDS和锁相环芯片二者的优点,在FPGA的综合配置、 控制下完成了满足要求的频率源设计要求,供读者参考学习。
  3. 所属分类:其它

    • 发布日期:2020-08-09
    • 文件大小:283648
    • 提供者:weixin_38659646
  1. 基于FPGA的数字基带多模雷达信号源设计

  2. 多模雷达信号源可用于电子侦察设备的性能测试和生成式欺骗干扰信号的产生。针对一种基于现场可编程门阵列(FPGA)的多模雷达数字信号源系统设计进行了研究,并将关键的多模雷达信号产生模块封装为具有AXI总线结构的IP核,其灵活性高、重用性强,能够输出多种常规雷达信号和低截获概率(LPI)雷达信号。首先对DDS产生信号的原理进行了研究,然后根据雷达信号的调制方式设计了多模雷达信号源的顶层结构。在Xilinx Zynq-7 xc7z010clg400上进行编程实现。测试结果表明,本设计占用资源少,且信号的
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:401408
    • 提供者:weixin_38543460
  1. 基于FPGA和DDS技术的任意波形发生器设计

  2. 根据现代电子系统对信号源的频率稳定度、准确度及分辨率越来越高的要求,结合直接数字式频率合成器(DDS)的优点,利用FPGA芯片的可编程性和实现方案易改动的特点,提出了一种基于FPGA和DDS技术的任意波形发生器设计方案。采用VHDL和原理图输入方式,在Quar-tusⅡ平台下实现该设计的综合和仿真,用Matlab对仿真数据进行处理及显示,验证了设计的正确性。通过设置参数可以灵活控制输出频率和分辨率。
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:189440
    • 提供者:weixin_38737213
  1. 基于FPGA的DDS+DPLL跳频信号源设计

  2. 针对跳频通信系统有固有噪声的特点,结合DDS+DPLL高分辨率、高频率捷变速度的优点,并采用Altera公司的Quartus-Ⅱ_10.1软件进行设计综合,提出了一种新型的跳频信号源。结果表明,该设计中DPLL时钟可达到120 MHz,性能较高,而仅使用了30个LUT和18个触发器,占用资源很少。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:430080
    • 提供者:weixin_38696458
  1. 基于FPGA和DDS的信号源设计

  2. 随着高速可编程逻辑器件FPGA的发展,电子工程师可根据实际需求,在单一FPGA上开发出性能优良的具有任意波形的DDS系统,极大限度地简化设计过程并提高效率。本文在讨论DDS的基础上,介绍利用FPGA设计的基于DDS的信号发生器。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:434176
    • 提供者:weixin_38720978
  1. 基于DDS的电路板检测仪信号源设计

  2. 基于DDS的电路板检测仪信号源设计,针对某型导弹测试设备电路板检测仪激励信号源具体要求,采用了基于直接数字频率合成技术(DDS)的信号发生器设计方法,介绍了DDS的工作原理,详细阐述了基于FPGA设计DDS信号发生器的主要环节和实现的方法。采用了硬件描述语言VerilogHDL,完成了信号发生器的电路设计和功能仿真,并通过DE2-70开发板结合嵌入式逻辑分析仪SignalTapⅡ进行了分析验证。实验结果表明,该信号发生器能较好地产生所需激励信号,具有较高的实用价值。
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:437248
    • 提供者:weixin_38546789
  1. 基于FPGA和DDS技术的正弦信号发生器设计

  2. 对于正弦信号发生器的设计,可以采用DDS,即直接数字频率合成方案实现。DDS的输出频率是数字可调的,完全能实现频率为1 kHz~10 MHz之间的正弦信号,这是实际应用中产生可调频率正弦信号波形较为理想的方案。实现DDS常用3种技术方案:高性能DDS单片电路的解决方案;低频正弦波DDS单片电路的解决方案;自行设计的基于FPGA芯片的解决方案。虽然有的专用DDS芯片的功能也比较多,但控制方式却是固定的,因此不一定满足用户需求。而基于FPGA则可以根据需要方便地实现各种比较复杂的调频、调相和调幅功能
  3. 所属分类:其它

    • 发布日期:2020-10-25
    • 文件大小:135168
    • 提供者:weixin_38618784
  1. 基于FPGA+DDS的信号源设计与实现

  2. 采用DDS+FPGA+DAC数字信号激励器硬件电路和数字波形合成软件算法设计实现了宽带信号源所需要的各类信号,覆盖30 MHz~1 GHz频段,功率达到20 W。在完成了具体的设计和实验后实现了样机的制作,通过现场测试验证了其完全满足应用需求。
  3. 所属分类:其它

    • 发布日期:2020-10-25
    • 文件大小:315392
    • 提供者:weixin_38686542
  1. EDA/PLD中的基于FPGA与DDS的信号源设计与实现

  2. 目前,大多通信设备都是针对某一种或少量几种固定的通信体制、信号调制样式以及信号特征参数,例如GSM移动通信信号只有GMSK一种调制样式,其调制速率为22.8 Kbit/s,因此这类通信设备中的数字信号激励器或数字波形形成电路大多采用专用集成芯片实现。而本文设计了一个通用的数字信号激励器,以产生所需要的各种信号调制模式的信号波形,且对每一种调制样式信号的各种特征参数能够灵活控制。   1 数学模型   为了保证高性能以及灵活性,现代通信对抗干扰设备通常采用FPGA+DAC的工作模式,在一些快速
  3. 所属分类:其它

    • 发布日期:2020-11-04
    • 文件大小:295936
    • 提供者:weixin_38552083
  1. 单片机与DSP中的基于DSP和DDS的三维感应测井高频信号源实现

  2. 引言   高频信号源设计是三维感应测井的重要组成部分。三维感应测井的原理是利用激励信号源通过三个正交的发射线圈向外发射高频信号,再通过多组三个正交的接收线圈,得到多组磁场分量,从而准确测量地层各向异性电阻率。在测井过程中,要求信号源的频率为高频,并且要求信号的频率有很高的稳定性。   产生信号的方法很多,可以采用函数发生器外接分立元件来实现,通过调节外接电容或电阻来设置输出信号频率。但输出信号受外部分立器件参数影响很大,且输出信号频率不能太高,同时无法实现频率步进调节。另外,采用FPGA可实
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:148480
    • 提供者:weixin_38660295
  1. 通信与网络中的基于Nios II和DDS的雷达信号源的设计

  2. 1 引言   一般的雷达信号源实现主要有三种方式:第一种方式是采用DDS和MCU控制器件结合的方式;第二种是DDS、MCU控制器件和FPGA等可编程器件结合的方式:第三种是由FPGA等可编程器件实现DDS的方式。第一种方式利用专用DDS器件可以产生具有较好的杂散抑制和谐波抑制性能的雷达波形。控制简单。但不易于实现复杂波形的控制时序,灵活性差:第二种方式不仅可以产生有较好杂散抑制性能的雷达波形。还易于产生各种复杂的雷达信号,但附加了控制器和时序生成器,增大了电路的复杂性:第三种方式适用于产生特定
  3. 所属分类:其它

    • 发布日期:2020-12-05
    • 文件大小:268288
    • 提供者:weixin_38721652
  1. 基于Nios II和DDS的雷达信号源的设计

  2. 提出了将Altera公司的Nios II软核嵌入到FPGA器件内部来控制高性能直接数字频率合成器AD9858的方法,在简要介绍Nios II和AD9858的特性的基础上,详细说明了系统设计电路结构和软件设计方法,提出了一种新的雷达信号源的设计方法,该系统具有集成度高、稳定性好和扩展性强等优点。
  3. 所属分类:其它

    • 发布日期:2021-02-01
    • 文件大小:3145728
    • 提供者:weixin_38738189
  1. 基于DDS的雷达校准信号源设计与实现

  2. 为了校准相控阵雷达的接收信道,设计出一种基于DDS的弱信号源。采用单片机和FPGA控制DDS芯片AD9852产生脉冲线性调频与单频连续波信号,单片机的并口接口提供初始化DDS的寄存器设置, FPGA提供DDS的寄存器地址及控制信号,更主要的是提供时序控制脉冲触发信号源的输出和关断。结果表明,信号源可以输出幅度为-45 dBm、杂散优于70 dB的弱信号,完全满足校准相控阵雷达接收信道的性能要求,而且具有结构简单、可编程、可扩展、性能好、系统稳定及实用性强等优点。该设计同样适用于其他多信道接收工程
  3. 所属分类:其它

    • 发布日期:2021-01-31
    • 文件大小:849920
    • 提供者:weixin_38591223
  1. 基于FPGA与DDS的信号源设计与实现

  2. 目前,大多通信设备都是针对某一种或少量几种固定的通信体制、信号调制样式以及信号特征参数,例如GSM移动通信信号只有GMSK一种调制样式,其调制速率为22.8 Kbit/s,因此这类通信设备中的数字信号激励器或数字波形形成电路大多采用专用集成芯片实现。而本文设计了一个通用的数字信号激励器,以产生所需要的各种信号调制模式的信号波形,且对每一种调制样式信号的各种特征参数能够灵活控制。   1 数学模型   为了保证高性能以及灵活性,现代通信对抗干扰设备通常采用FPGA+DAC的工作模式,在一些快速
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:415744
    • 提供者:weixin_38606041
  1. 基于FPGA和DDS的信号源设计

  2. 1 引言   直接数字频率合成DDS(Direct Digital Synthesizer)是基于奈奎斯特抽样定理理论和现代器件生产技术发展的一种新的频率合成技术。与第二代基于锁相环频率合成技术相比,DDS具有频率切换时间短、频率分辨率高、相位可连续变化和输出波形灵活等优点,因此,广泛应用于教学科研、通信、雷达、自动控制和电子测量等领域。该技术的常用方法是利用性能优良的DDS专用器件,“搭积木”式设计电路,这种“搭积木”式设计电路方法虽然直观,但DDS专用器件价格较贵,输出波形单一,使用受到一
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:451584
    • 提供者:weixin_38601878
« 12 3 4 »