您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于FPGA和DVI视频接收器设计

  2. 给出了一个符合DVI1.0规范的基于FPGA的视频接收器的实现方法,该方法利用FPGA内置的PLL和IODELAY模块实现时钟恢复和相位调整,可节约数字时钟管理模块(DCM); 利用FPGA内置的ISERDES和DDR实现串/并转换,并用逻辑来实现字对齐,利用FIFO来实现通道对齐;最后经过解码,输出视频信号。
  3. 所属分类:其它

    • 发布日期:2020-08-31
    • 文件大小:266240
    • 提供者:weixin_38555350
  1. 基于FPGA和DVI视频接收器设计

  2. 给出了一个符合DVI1.0规范的基于FPGA的视频接收器的实现方法,该方法利用FPGA内置的PLL和IODELAY模块实现时钟恢复和相位调整,可节约数字时钟管理模块(DCM); 利用FPGA内置的ISERDES和DDR实现串/并转换,并用逻辑来实现字对齐,利用FIFO来实现通道对齐;最后经过解码,输出视频信号。与采用专用视频接口接收芯片相比,其充分利用FPGA自身的资源,提高了系统集成度,减少了资源消耗。
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:266240
    • 提供者:weixin_38694699