您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 带GPS授时的数据采集

  2. 如今,数据采集系统很多,有基于数字信号处理器 DSP设计的,也有基于现场可编程门阵列FPGA设计的, 这些采集系统尽管采集处理数据能力不差,但大多都采用 传统授时模式。而异地同步测量是工程中经常用到的方 法,如果用传统的授时模式,其时钟频率的产生是用晶体, 而晶体会老化,易受外界环境变化及长期的精度漂移影 响,造成授时精度下降,这样异地同步测量的数据其实在 理论上已经不再同步、同时了。本系统采用GPS新型授 时方法,结合DSP技术和USB通信技术设计的数据采集 系统能较好地解决这个问题。
  3. 所属分类:硬件开发

    • 发布日期:2010-03-31
    • 文件大小:293888
    • 提供者:cuienigmacui
  1. FPGA自学笔记——设计与验证VIP版.pdf

  2. 开始有计划写这本书的时候, Altera 还叫 Altera, 还没有加入 Intel 的大家庭, Xilinx 的 ZYNQ 也才刚刚开始有人探索, Altera 大学计划第一次将亚洲创新大赛由传统的 SOPC 大赛 换成了 SOC 大赛,软核变硬核,性能翻几番。 那个时候,能出一本认认真真讲 FPGA 设计的 书, 会得到非常高的评价。 而我,则由于工作变动, 中间拖沓了半年,当半年后再来准备动 笔时,才恍然领悟到, Altera 即将成为 Intel 的可编程事业部, 基于嵌入式硬核的 S
  3. 所属分类:硬件开发

    • 发布日期:2019-09-03
    • 文件大小:16777216
    • 提供者:qq_30307853
  1. 基于USB2.0和FPGA的图像采集、存储系统研究

  2. 图像信号的采集和处理在科学研究、工农业生产、医疗卫生、公共安全等领域得到了越来越广泛的应用,而这些工作都需要一套高速的图像系统来完成。同时图像采集也是进行图像处理、图像压缩、图像识别的基础,所以图像采集系统的研制有着重要的现实意义和价值。要对图像进行采集就需要一种高速的,能进行长时间、大吞吐量数据传送的计算机接口。USB 2.0接口就是一种符合图像采集要求的计算机接口。同时USB接口还具有支持热插拔、占用系统资源少、易于扩展、使用方便等优点。当前,计算机的许多外围设备都采用了USB接口来实现与计
  3. 所属分类:硬件开发

    • 发布日期:2010-08-16
    • 文件大小:3145728
    • 提供者:jzd19851102
  1. 基于USB通信的FPGA高速数据采集系统

  2. 为了解决高速数据采集以及数据传输问题,设计了基于USB通信的FPGA高速数据采集系统。方案以FPGA为控制核心,实现A/D控制、数据缓存双口RAM和控制CY7C68013A三个功能。系统采用Verilog HDL语言,通过ISE软件编程控制多个AD7356同时进行数据采集,将采集所得数据存入双口RAM,控制CY7C68013A将数据通过USB总线上传到PC机。
  3. 所属分类:其它

    • 发布日期:2020-08-07
    • 文件大小:266240
    • 提供者:weixin_38687928
  1. 基于FT245BM和FPGA的数据采集设计

  2. 基于FT245BM和FPGA设计了一个高速数据采集系统。主控制器采用MCU和FPGA,MCU通过串口接收PC机打包发送的命令,通过主控模块控制AD采集信号,在FPGA中形成数据流, 并通过USB总线传输给PC机。此设计简化了USB通信,提高了软件编写效率,减少了电子元器件的使用。经过PC机软件测试,PC机采集到的数据和原输入数据变化趋势基本一致,符合设计要求。
  3. 所属分类:其它

    • 发布日期:2020-08-31
    • 文件大小:297984
    • 提供者:weixin_38704011
  1. 通信与网络中的基于FPGA的数据采集系统网络传输平台设计

  2. 1 引言   数据采集很多时候需要将数据传输到远程计算机,也有些采集系统有很多采集点,比如火灾传感器,这就需要数据传输部分能够方便地组网。在短距离内USB传输和1394火线传输都是一个较为理想的方法,但涉及到远距离传输和组网时,它们就不是那么方便了。所以很多时候通过以太网传输采集到的数据是一种较好的方式。目前设备实现联网的做法一般是使用CPU运行操作系统,由操作系统里的软件协议栈完成对TCP/IP协议的处理。这种方式需要编写CPU与数据采集部分接口的驱动和网络通讯的传输软件,开发工作量较大,设
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:246784
    • 提供者:weixin_38735101
  1. 基于USB通信的FPGA高速数据采集系统

  2. 摘要:为了解决高速数据采集以及数据传输问题,设计了基于USB通信的FPGA高速数据采集系统。方案以FPGA为控制核心,实现A/D控制、数据缓存双口RAM和控制CY7C68013A三个功能。系统采用VerilogHDL语言,通过ISE软件编
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:219136
    • 提供者:weixin_38712874
  1. 基于FPGA的USB接口数据采集系统设计

  2. 介绍了一种高速实时数据采集系统的设计。该系统以FPGA作为逻辑控制的核心,以USB2.0作为与上位机数据传输的接口,能同时支持单端16路和差分8路模拟信号输入,最大采样率为200 kHz,12位的转换精度。描述了系统的主要组成和FPGA模块化设计的实现方法,并给出了其核心模块的时序仿真波形图。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:193536
    • 提供者:weixin_38552083
  1. 基于FPGA的高速多通道数据采集系统设计

  2. 介绍一种基于FPGA的数据采集系统的设计,以Cyclone Ⅱ系列的EP2C35F484芯片为主控单元,配合模数转换芯片ADS7825和USB传输控制芯片CY7C68013,并结合外围电路实现了采集系统。基于Quartus Ⅱ9.0平台,实现了对ADS7825芯片和CY7C68013芯片的控制与通信,并采用Verilog硬件描述语言,实现了系统的仿真,给出了系统核心模块的时序仿真波形图。经测试,系统实现了对多路模拟信号的采集,具有良好的稳定性、快速性。
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:259072
    • 提供者:weixin_38616435
  1. 基于FT245BM和FPGA的数据采集设计

  2. 基于FT245BM和FPGA设计了一个高速数据采集系统。主控制器采用MCU和FPGA,MCU通过串口接收PC机打包发送的命令,通过主控模块控制AD采集信号,在FPGA中形成数据流, 并通过USB总线传输给PC机。此设计简化了USB通信,提高了软件编写效率,减少了电子元器件的使用。经过PC机软件测试,PC机采集到的数据和原输入数据变化趋势基本一致,符合设计要求。
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:290816
    • 提供者:weixin_38551376
  1. 基于FPGA和USB 2.0的高速数据采集系统

  2. 基于FPGA和USB2.0的高速实时数据采集系统,采用计算机的USB接口作为数据传输接口。软件设计工作包括MCU的固件程序设计、计算机上USB接口驱动程序设计、计算机上应用程序设计等几部分。MCU在FPGA和计算机之间起桥梁的作用,既要对USB接口进行控制,实现与计算机的通信,接受计算机的控制,又要对它与FPGA的接口进行设置和控制,还会与FPGA进行对话以实现对FPGA的工作模式进行设置。
  3. 所属分类:其它

    • 发布日期:2020-10-24
    • 文件大小:455680
    • 提供者:weixin_38687648
  1. 基于FPGA和USB的数据采集系统的设计

  2. 介绍了一种用于炮口冲击波精确测量的数据采集系统设计。该系统是一种基于通用串行总线(USB)接口和FPGA技术的多通道同步数据采集系统,采用FPGA控制系统的采集时序,USB芯片作为数据采集通道,上位机完成数据显示功能,最后对电路进行了环境测试,并分析了测试结果。
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:348160
    • 提供者:weixin_38740397
  1. EDA/PLD中的基于CPLD/FPGA高速数据采集系统的设计

  2. 0 引 言   传统的数据采集系统一般采用单片机,系统大多通过PCI总线完成数据的传输。其缺点是数学运算能力差;受限于计算机插槽数量和中断资源;不便于连接与安装;易受机箱内电磁环境的影响。这些问题遏制了基于PCI总线的数据采集系统的进一步开发和应用。因此,需要一种更为简便通用的方式完成采集系统和计算机数据的交互。   数据采集系统性能的好坏,主要取决于它的精度和速度。在保证精度的条件下应尽可能地提高采样速度,以满足实时采集、实时处理和实时控制的要求。实践表明,采用ARM 32位嵌入式微处理器
  3. 所属分类:其它

    • 发布日期:2020-11-11
    • 文件大小:180224
    • 提供者:weixin_38715048
  1. 单片机与DSP中的基于DSP的USB口数据采集分析系统设计

  2. 随着DSP芯片功能越来越强,速度越来越快,性价比的不断提高以及开发工具的日趋完善,广泛用于通信、雷达、声纳、遥感、生物医学、机器人、控制、精密机械、语音和图像处理等领域。作为计算机接口之一的USB(Universal Serial Bus)口具有势插拔、速度快(包括低、中、高模式)和外设容量大(理论上可挂接127个设备)的特性,使其成为PC机的外围设备扩展中应用日益广泛的接口标准。本文设计并实现了基于DSP的USB口数据采集分析系统,该系统的DSP负责数据的采集和运算处理,处理结果通过USB口送
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:186368
    • 提供者:weixin_38750644
  1. 单片机与DSP中的基于SOPC的高速数据采集系统的分析与设计

  2. 0  引言   传统数据采集卡多采用PCI或ISA总线接口,这种方式安装麻烦、价格昂贵,且受计算机插槽数量、地址、中断资源限制,有扩展性差等缺点。而USB通用串行总线则具有安装方便、高带宽、易扩展等优点,其中USB2.0标准具有480Mbps的最高数据传输率,这使USB成为本系统所选接口的主要类型。控制方面,传统数据采集通常使用单片机或DSP作CPU来进行控制和数据处理。其中单片机的时钟频率低,无法适应高速数据采集;DSP虽能满足速度要求,但在速度提高的同时,也提高了成本。而用FPGA实现的S
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:205824
    • 提供者:weixin_38595850
  1. 基于USB2.0技术的高速双路数据采集系统

  2. 摘要:本文设计了一种基于USB2.0芯片CY7C68013和Maxim公司的高速并行模数转换芯片Max1195的高速双路数据采集系统,采用EZ-USB FX2 的特有的GPIF(General Programmable  Interface)传输方式,彻底打破了8051CPU对USB2.0传输速率的瓶颈,同时避免了使用其他微处理器或者CPLD、FPGA等的硬件开支。本文详细介绍了该数据采集系统的硬件组成和软件设计,包括单片机CY7C68013的固件设计和计算机主机用户程序。通过与高精度激光纵模分
  3. 所属分类:其它

    • 发布日期:2020-11-08
    • 文件大小:163840
    • 提供者:weixin_38621870
  1. 单片机与DSP中的基于DSP和USB的高速数据采集与处理系统设计

  2. 在图像数据处理系统中,常常需要对高速信号进行采集与处理。例如,在光传感技术中对光脉冲散射信号的测量,在雷达工程中对电磁脉冲信号的测量等,都需要对高速信号进行采集与运算,而且此类高速信号的测量,往往对数据采集与处理系统提出严格的要求。本文设计并实现一种基于DSP和USB的高速数据采集与处理系统。该系统电路简单,可靠性好,具有一定的通用性,并且可以进行多通道扩展。     1 原理概述   基于DSP和USB的高速数据采集与处理系统的原理框图如图1所示。系统上电后,DSP、FPGA分别由各
  3. 所属分类:其它

    • 发布日期:2020-11-22
    • 文件大小:157696
    • 提供者:weixin_38750761
  1. 单片机与DSP中的基于FPGA和EPP的图像传感器高速数据采集系统的设计

  2. 引言       USB、串口、并口是PC机和外设进行通讯的常用接口,但对于数据量大的图像来说,若利用串行RS-232协议进行数据采集,速度不能达到图像数据采集所需的要求;而用USB进行数据采集,虽能满足所需速度,但要求外设必须支持USB协议,而USB协议与常用工程软件的接口还不普及,给使用带来困难。有些用户为了利用标准并行口(SPP)进行数据采集,但SPP协议的150kb/s传输率对于图像数据采集,同样显得太低。因此,为了采集数据量大的图像数据,本文采用了具有较高传输速率的增强型并行口协议
  3. 所属分类:其它

    • 发布日期:2020-12-06
    • 文件大小:80896
    • 提供者:weixin_38643269
  1. 基于FPGA和USB接口的多通道数据采集系统

  2. 针对实现多通道测距雷达信号的数字化采集的目的,设计了一种基于FPGA和USB接口的多通道数据采集系统。该系统采用在FPGA芯片中构建多个数字逻辑模块的方法,实现对AD芯片模数转换过程的控制,并利用IP核在FPGA中构建存储器,对采样得到的数据进行缓存,最后通过USB2.0接口芯片将缓存中的采样数据及时传输至上位机。通过将该系统与多通道测距雷达相连接从而进行整机测试。测试结果证明,该系统能够实现最多8路测距雷达信号的采集,且在8路情况下的单路最高采样率达250 KSPS,并能通过USB2.0接口向
  3. 所属分类:其它

    • 发布日期:2021-01-31
    • 文件大小:542720
    • 提供者:weixin_38706100
  1. 基于CPLD/FPGA高速数据采集系统的设计

  2. 0 引 言   传统的数据采集系统一般采用单片机,系统大多通过PCI总线完成数据的传输。其缺点是数学运算能力差;受限于计算机插槽数量和中断资源;不便于连接与安装;易受机箱内电磁环境的影响。这些问题遏制了基于PCI总线的数据采集系统的进一步开发和应用。因此,需要一种更为简便通用的方式完成采集系统和计算机数据的交互。   数据采集系统性能的好坏,主要取决于它的精度和速度。在保证精度的条件下应尽可能地提高采样速度,以满足实时采集、实时处理和实时控制的要求。实践表明,采用ARM 32位嵌入式微处理器
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:228352
    • 提供者:weixin_38724154
« 12 3 4 »