您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于FPGA实现CPCI数据通信

  2. 本文设计的系统采用PLX公司生产的PCI协议转换" title="CPCI协议转换">CPCI协议转换芯片PCI9054,通过Verilog HDL语言在FPGA中产生相应的控制信号,完成对数据的快速读写,从而实现了与CPCI总线的高速数据通信。
  3. 所属分类:其它

    • 发布日期:2020-08-31
    • 文件大小:152576
    • 提供者:weixin_38727798
  1. 基于CPCI总线架构的实时图像信号处理平台

  2. 为了提高算法效率,实时处理图像信息,本处理系统是基于DSP+FPGA混用结构设计的。业务板以FPGA为处理核心,实现数字视频信号的实时图像处理,DSP实现了部分的图像处理算法和FPGA的控制逻辑,并响应中断,实现数据通信和存储实时信号。
  3. 所属分类:其它

    • 发布日期:2020-08-31
    • 文件大小:266240
    • 提供者:weixin_38682242
  1. CPCI总线实现实时图像信号处理平台设计

  2. 为了提高算法效率,实时处理图像信息,本处理系统是基于DSP+FPGA混用结构设计的。本系统要求DSP可以满足算法控制结构复杂、运算速度高、寻址灵活、通信能力强大的要求。所以,我们选择指令周期短、数据吞吐率高、通信能力强、指令集功能完备的DSP。选用百万门级FPGA进行硬件实现。非常适合实时信号处理系统。
  3. 所属分类:其它

    • 发布日期:2020-08-29
    • 文件大小:304128
    • 提供者:weixin_38628926
  1. 基于双CPCI总线的地震数据采集接口卡设计

  2. 针对地震勘探大数据量的采集要求,设计了一种基于双CPCI总线的地震数据采集接口卡。接口卡采用双CPCI总线结构,使用高性能的FPGA和DDR2 SDRAM进行数据处理和存储,实现地震数据的高速采集、预处理及CPCI总线传输等功能。重点介绍了双CPCI总线结构、存储器接口以及高速通信接口的设计和实现方案。海上生产应用结果表明,板卡满足海上地震勘探对接口卡的采集、处理和存储要求。
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:338944
    • 提供者:weixin_38677260
  1. DSP中的基于ADSP-TS201S的多DSP并行系统设计方法

  2. 在宽带雷达信号处理中,存在诸如回波采样率高、脉冲压缩(匹配滤波)运算量大、处理流程复杂、实时高分辨目标检测困难等一系列问题。为满足宽带雷达信号处理对处理速度和实时性的要求,提出一种基于4片ADSP-TS201S的DSP并行系统设计。通过分析比较3种ADSP-TS2 01S的并行处理结构,结合实际需求,采用外部总线共享与链路口混合耦合的多DSP并行处理系统方案。在设计中,利用FPGA实现数据传输和CPCI接口的逻辑控制。经验证,该系统具有运算能力强、片间通信灵活、并行处理效率高等优点。   1 系
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:171008
    • 提供者:weixin_38589795
  1. DSP中的一种实时图像信号处理平台的设计和实现

  2. 为了提高算法效率,实时处理图像信息,本文主要介绍了基于CPCI 总线设计的实时信号处理业务所需的一种专用设备平台。平台基本方案的主要部分是采用DSP+FPGA混用设计的业务板、电气接口以及物理形状因数。架构设计选择开放式的Compact PCI总线作为基本,采用CPCI标准平台用于I/O处理。实现数字视频信号的实时图像处理,DSP实现了部分的图像处理算法和FPGA的控制逻辑,并响应中断,实现数据通信和存储实时信号。   DSP+FPGA混用设计   FPGA(Field-Programmable
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:221184
    • 提供者:weixin_38690402
  1. 基于FPGA实现的CPCI数据通信

  2. 本文设计的系统采用PLX公司生产的CPCI协议转换芯片PCI9054,通过Verilog HDL语言在FPGA中产生相应的控制信号,完成对数据的快速读写,从而实现了与CPCI总线的高速数据通信。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:250880
    • 提供者:weixin_38520275
  1. 基于FPGA实现CPCI数据通信

  2. 以PCI9054为核心介绍了CPCI板卡与嵌入式CPU板卡之间高速数据通信系统接口的软硬件设计。PCI9054因其灵活和方便的接口功能,使操作者只需关心LOCAL BUS接口电路的时序设计,并且利用其传输速率高的特性,可以帮助一些对实时性要求较高的系统解决其传输数据的问题。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:152576
    • 提供者:weixin_38621386
  1. 数据转换/信号处理中的基于CPCI总线架构的实时图像信号处理平台

  2. DSP+FPGA混用设计   为了提高算法效率,实时处理图像信息,本处理系统是基于DSP+FPGA混用结构设计的。业务板以FPGA为处理核心,实现数字视频信号的实时图像处理,DSP实现了部分的图像处理算法和FPGA的控制逻辑,并响应中断,实现数据通信和存储实时信号。   首先,本系统要求DSP可以满足算法控制结构复杂、运算速度高、寻址灵活、通信能力强大的要求。所以,我们选择指令周期短、数据吞吐率高、通信能力强、指令集功能完备的DSP.同时也考虑了DSP功耗和开发支持环境等要素。   由于从
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:193536
    • 提供者:weixin_38658568
  1. 通信与网络中的基于FPGA的AFDX终端系统模块设计

  2. 摘要:本文在研究航空全双工交换式以太网实时传输协议的基础上,研究了带有CPCI接口的AFDX终端板卡通讯模块的设计,充分利用PCI总线传输速度快和CPCI接口支持热插拔的特点,使得设计能满足双冗余AFDX的高速数据传输,使用方便和设备体积相对较小,便于携带,该板卡已经实现AFDX通信协议并批量生产销售。   1  引言   本文在研究航空全双工交换式以太网(Avionics Full Duplex Switched Ethernet,AFDX)实时传输协议的基础上,分析了基于CPCI接口的双
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:136192
    • 提供者:weixin_38663701
  1. 基于CPCI总线架构设计的实时图像信号处理平台

  2. 为了提高算法效率,实时处理图像信息,本处理系统是基于DSP+FPGA混用结构设计的。业务板以FPGA为处理核心,实现数字视频信号的实时图像处理,DSP实现了部分的图像处理算法和FPGA的控制逻辑,并响应中断,实现数据通信和存储实时信号。
  3. 所属分类:其它

    • 发布日期:2020-10-18
    • 文件大小:289792
    • 提供者:weixin_38703895
  1. 基于CPCI总线架构的实时图像信号处理平台

  2. 为了提高算法效率,实时处理图像信息,本处理系统是基于DSP+FPGA混用结构设计的。业务板以FPGA为处理核心,实现数字视频信号的实时图像处理,DSP实现了部分的图像处理算法和FPGA的控制逻辑,并响应中断,实现数据通信和存储实时信号。
  3. 所属分类:其它

    • 发布日期:2020-10-18
    • 文件大小:266240
    • 提供者:weixin_38678394
  1. 基于Xilinx V5的 DDR2数据解析功能实现

  2. 介绍了一种基于Xilinx V5芯片的硬件板卡上,利用Verilog硬件编程语言,来实现DDR2对数据文件解析的目的:分析了CPCI总线与FPGA之间的通信特点;然后根据收到的数据文件要求,介绍了DDR2的使用方法;最后介绍了对信号波形进行验证的方法。可利用示波器对解析过程中的信号波形进行监测,以验证解析结果。经过实践证明,解析出的数据信号波形信号严格按照文件中的参数要求生成,该信号波形相位稳定,延时准确。能广泛应用于雷达模拟器以及雷达信号处理领域。
  3. 所属分类:其它

    • 发布日期:2021-01-29
    • 文件大小:2097152
    • 提供者:weixin_38595356
  1. 基于FPGA的AFDX终端系统模块设计

  2. 摘要:本文在研究航空全双工交换式以太网实时传输协议的基础上,研究了带有CPCI接口的AFDX终端板卡通讯模块的设计,充分利用PCI总线传输速度快和CPCI接口支持热插拔的特点,使得设计能满足双冗余AFDX的高速数据传输,使用方便和设备体积相对较小,便于携带,该板卡已经实现AFDX通信协议并批量生产销售。   1  引言   本文在研究航空全双工交换式以太网(Avionics Full Duplex Switched Ethernet,AFDX)实时传输协议的基础上,分析了基于CPCI接口的双
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:152576
    • 提供者:weixin_38692184
  1. 基于FPGA的高速嵌入式通信系统的设计与实现

  2. 摘要:针对CPCI 架构通用信号处理平台上利用系统自身以太网络接口实现数据传输效率低、扩展性差等问题, 提出一种采用高速Link 口基于FPGA 上硬核Pow erPC405 的嵌入式千兆以太网通信实现方案, 详细说明了以太网通信板卡的硬件和逻辑的实现, 并分析了TCP/ IP 性能化的技术。传统基于CPCI 架构通用信号处理平台, 由于其并行CPCI 总线物理传输速率的限制, 加上存在以太网协议系统消耗, 造成通过主板网络接口数据传输效率很低, 远远不能满足雷达、声纳等复杂系统对网络通讯带宽的
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:235520
    • 提供者:weixin_38746951