您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于FPGA分布式算法的滤波器设计

  2. 传统数字滤波器硬件的实现主要采用专用集成电路(ASIC)和数字信号处理器(DSP)来实现。FPGA内部的功能块中采用了SRAM的查找表(lo-ok up table,LUT)结构,这种结构特别适用于并行处理结构,相对于传统方法来说,其并行度和扩展性都很好,它逐渐成为构造可编程高性能算法结构的新选择。 分布式算法是一种适合FPGA设计的乘加运算,由于FPGA中硬件乘法器资源有限,直接应运乘法会消耗大量的资源。本文利用了丰富的存储器资源进行查找表运算,设计了一种基于分布式算法低通FIR滤波器;利用
  3. 所属分类:硬件开发

    • 发布日期:2012-05-03
    • 文件大小:187392
    • 提供者:zhangqinguili
  1. VHDL 应用教程

  2. 学习VHDL的入门书籍 目录 第1 章绪 论 ....................................................................................................................1 § 1.1 关于EDA.................................................................................................
  3. 所属分类:专业指导

    • 发布日期:2013-02-25
    • 文件大小:4194304
    • 提供者:trondai
  1. 基于FPGA的CCD成像系统设计

  2. 为了实现系统的便携化,课题采用区别于传统专用集成电路(Appication Specific Intergrated Circuit ASIC)架构,基于可编程逻辑器件(Filed Programmable Gate Array FPGA)的架构方案。FPGA作为整个系统的逻辑控制中心,生成CCD驱动信号及其模拟输出信号的采样同步信号,借助其特有的软核处理器技术,搭建32位指令集、数据总线和地址空间的NIOS II(Altera公司的软核处理器)系统,通过简单的C语言程序控制图像数据高速缓存、
  3. 所属分类:硬件开发

    • 发布日期:2013-07-20
    • 文件大小:6291456
    • 提供者:lostbooker
  1. 基于DSP和FPGA的数字化模糊自适应PID舵机控制器

  2. 基于DSP和FPGA的数字化模糊自适应PID舵机控制器,王明彦,王哲,本设计采用了用于电机控制专用的高速数字信号处理器DSPF2812及实现多路舵机共同控制的现场可编程门阵列FPGA作为数字控制系统核心处理
  3. 所属分类:其它

    • 发布日期:2020-01-12
    • 文件大小:437248
    • 提供者:weixin_38654415
  1. FPGA自学笔记——设计与验证VIP版.pdf

  2. 开始有计划写这本书的时候, Altera 还叫 Altera, 还没有加入 Intel 的大家庭, Xilinx 的 ZYNQ 也才刚刚开始有人探索, Altera 大学计划第一次将亚洲创新大赛由传统的 SOPC 大赛 换成了 SOC 大赛,软核变硬核,性能翻几番。 那个时候,能出一本认认真真讲 FPGA 设计的 书, 会得到非常高的评价。 而我,则由于工作变动, 中间拖沓了半年,当半年后再来准备动 笔时,才恍然领悟到, Altera 即将成为 Intel 的可编程事业部, 基于嵌入式硬核的 S
  3. 所属分类:硬件开发

    • 发布日期:2019-09-03
    • 文件大小:16777216
    • 提供者:qq_30307853
  1. DSP中的基于分布式算法的低通FIR滤波器设计和实现

  2. 0 引言   传统数字滤波器硬件的实现主要采用专用集成电路(ASIC)和数字信号处理器(DSP)来实现。FPGA内部的功能块中采用了SRAM的查找表(lo-ok up table,LUT)结构,这种结构特别适用于并行处理结构,相对于传统方法来说,其并行度和扩展性都很好,它逐渐成为构造可编程高性能算法结构的新选择。   分布式算法是一种适合FPGA设计的乘加运算,由于FPGA中硬件乘法器资源有限,直接应运乘法会消耗大量的资源。本文利用了丰富的存储器资源进行查找表运算,设计了一种基于分布式算法低通F
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:234496
    • 提供者:weixin_38579899
  1. DSP中的基于EDMA的FPGA与DSP图像传输的设计与实现

  2. 摘要 设计了在FPGA与DSP之间进行图像数据传输的硬件结构,介绍了EDMA的工作原理、传输参数配置和EDMA的传输流程。在开发的实验平台上实现了这一传输过程。借助TI公司的DSP调试平台CCS把接收到的图像数据恢复成图像,验证了传输过程的正确性和稳定性。   数字信号处理器(DSP)是采用数字计算方法对信号进行处理的专用芯片。由于其性能稳定,可大规模集成,编程性高和易实现等优点,被广泛应用。其中,以图像处理与DSP技术结合较为普遍,因为图像所包含的信息数据量大,而DSP的处理速度快,易于实现
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:244736
    • 提供者:weixin_38665629
  1. EDA/PLD中的基于FPGA的LVDS高速数据通信卡设计

  2. 摘要 基于FPGA、PCI9054、SDRAM和DDS设计了用于某遥测信号模拟源的专用板卡。PCI9054实现与上位机的数据交互,FPGA实现PCI本地接口转换、数据接收发送控制及DDS芯片的配置。通过WDM驱动程序设计及MFC交互界面设计,最终实现了10~200 Mbit·s-1的LVDS数据接收及10~50 Mbit·s-1任意速率的LVDS数据发送。   某遥测信号模拟源是用于产生模拟信号处理器、遥测组件测试和交付测试的前端输入信号的专用设备。该信号源生成各种类型的信号,输入给待测产品,
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:372736
    • 提供者:weixin_38687343
  1. 基于FPGA的多路正弦波信号发生器专用芯片设计

  2. 基于开源思想与SOPC技术,采用32位开源软核处理器OR1200和开源软核DDS,在FPGA上实现了频率、相位可预置并且可调的3路正弦波信号发生器专用芯片的设计。该专用芯片基于OR1200固化专用程序实现,通过UART传输控制数据,可同时控制3路正弦波的产生,其频率范围为1 Hz~100 MHz,步进频率为1 Hz,相位范围为0°~359°。设计方案在DE2-70开发板上进行了实际验证,证明了设计的正确性和可行性。
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:144384
    • 提供者:weixin_38623707
  1. 基于FPGA分布式算法的滤波器设计

  2. 0引言传统数字滤波器硬件的实现主要采用专用集成电路(ASIC)和数字信号处理器(DSP)来实现。FPGA内部的功能块中采用了SRAM的查找表(lo-okuptable,LUT)结构,这种结构特别适用于并行处理结构
  3. 所属分类:其它

    • 发布日期:2020-10-25
    • 文件大小:277504
    • 提供者:weixin_38612139
  1. 一种基于FPGA分布式算法的滤波器设计实现

  2. 传统数字滤波器硬件的实现主要采用专用集成电路(ASIC)和数字信号处理器(DSP)来实现。FPGA内部的功能块中采用了SRAM的查找表(lo-ok up table,LUT)结构,这种结构特别适用于并行处理结构,相对于传统方法来说,其并行度和扩展性都很好,它逐渐成为构造可编程高性能算法结构的新选择。
  3. 所属分类:其它

    • 发布日期:2020-10-25
    • 文件大小:280576
    • 提供者:weixin_38608726
  1. 单片机与DSP中的基于FPGA分布式算法的滤波器设计

  2. 0 引言   传统数字滤波器硬件的实现主要采用专用集成电路(ASIC)和数字信号处理器(DSP)来实现。FPGA内部的功能块中采用了SRAM的查找表(lo-ok up table,LUT)结构,这种结构特别适用于并行处理结构,相对于传统方法来说,其并行度和扩展性都很好,它逐渐成为构造可编程高性能算法结构的新选择。   分布式算法是一种适合FPGA设计的乘加运算,由于FPGA中硬件乘法器资源有限,直接应运乘法会消耗大量的资源。本文利用了丰富的存储器资源进行查找表运算,设计了一种基于分布式算法低
  3. 所属分类:其它

    • 发布日期:2020-11-05
    • 文件大小:238592
    • 提供者:weixin_38729108
  1. EDA/PLD中的基于Spartan-3 FPGA的视频采集系统设计

  2. 引言   视频采集的主流实现方案有两种:一是基于ASIC,该方案一般采用意法、AMD等公司的专用视频处理芯片;二是基于DSP,主要采用TI、ADI等公司的DSP信号处理器。它们作为辅处理器,可在主CPU控制下进行视频信号的采集压缩。随着FPGA的发展,通过SOPC技术实现视频采集已成为一种易于开发、设计灵活的方案。而这主要得益于IP复用技术的发展。在FPGA上构建复杂嵌入式系统可利用既有的功能模块及其驱动程序。该方案具有更大的集成度和灵活性,因而必将成为电子设计发展的一大趋势。   本文介绍
  3. 所属分类:其它

    • 发布日期:2020-11-08
    • 文件大小:184320
    • 提供者:weixin_38714370
  1. 嵌入式系统/ARM技术中的基于NiosII的光栅细分电路系统设计

  2. 1 概述   目前,光栅的电子细分技术是提高光栅位移传感器分辨率的主要途径,可分为软件细分法和硬件细分法。软件细分法虽然可以达到较高的细分数,但由于受到A/D器件转换精度和转换时间的限制,一定程度上影响了测量的实时性。硬件细分法一般用在细分数不太高的场合,而且随着细分数的提高,电路会变得更加复杂。本文使用专用插值芯片(IC-NV)对前端输出的正交信号进行插值细分,利用FPGA对插值细分后的信号进行二次细分;同时利用QuartusII中的Component Editor工具设计了二次细分辨向组件
  3. 所属分类:其它

    • 发布日期:2020-11-07
    • 文件大小:284672
    • 提供者:weixin_38681736
  1. 基于FPGA的专用信号处理器设计和实现

  2. 摘 要:本文介绍基于FPGA、用VHDL语言编程实现矢量脱靶量测量专用信号处理器的方法。有效利用FPGA片内硬件资源,无需外围电路,高度集成,实现了对复数数据进行去直流、加窗、512点FFT和求模平方运算。 关键词:512点FFT;FPGA;蝶形运算 前言矢量脱靶量测量系统中,信号处理电路模块的主要任务是完成目标检测、数据存储以及给其它单元控制信号。系统所进行的目标检测需要计算信号的功率谱,所以先要对采集到的多通道(8路)数据按512点为一帧,作FFT处理,得到其频谱。为了监测接收机工作状
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:94208
    • 提供者:weixin_38514523
  1. EDA/PLD中的基于FPGA的MPEG-2复用器中FIFO的一种设计方案

  2. 近几年基于MPEC-2的DVB普通数字电视在美国、南美、亚洲、大洋洲和非洲通过卫星进行广播。基于MPEG-2/DVB的多路节目复用器是数字电视传输系统的关键设备之一,因此,它的研发显得尤为重要。目前,复用器的设计方案主要基于DSP(数字信号处理器)的实现技术,这种设计方法在理论上也能实现对传送流的复用,考虑到实现复用器诸多高速、复杂的逻辑功能,同时,FPGA(现场可编程门阵列)理论上可以无限次地重新配置,这样在一定程度上为系统的升级或局部功能的改进留下了余地。所以,从今后专用芯片的设计和开发的角
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:118784
    • 提供者:weixin_38653878
  1. 基于XC3S200的通用视频采集系统的设计

  2. 视频采集的主流实现方案有两种:一是基于ASIC,该方案一般采用意法、AMD等公司的专用视频处理芯片;二是基于DSP,主要采用、ADI等公司的DSP信号处理器。它们作为辅处理器,可在主CPU控制下进行视频信号的采集压缩。随着FPGA的发展,通过SOPC技术实现视频采集已成为一种易于开发、设计灵活的方案。而这主要得益于IP复用技术的发展。在FPGA上构建复杂嵌入式系统可利用既有的功能模块及其驱动程序。该方案具有更大的集成度和灵活性,因而必将成为电子设计发展的一大趋势。本文介绍了采用Xilinx公司的
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:216064
    • 提供者:weixin_38729269
  1. 基于Spartan-3 FPGA的视频采集系统设计

  2. 引言   视频采集的主流实现方案有两种:一是基于ASIC,该方案一般采用意法、AMD等公司的专用视频处理芯片;二是基于DSP,主要采用TI、ADI等公司的DSP信号处理器。它们作为辅处理器,可在主CPU控制下进行视频信号的采集压缩。随着FPGA的发展,通过SOPC技术实现视频采集已成为一种易于开发、设计灵活的方案。而这主要得益于IP复用技术的发展。在FPGA上构建复杂嵌入式系统可利用既有的功能模块及其驱动程序。该方案具有更大的集成度和灵活性,因而必将成为电子设计发展的一大趋势。   本文介绍
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:230400
    • 提供者:weixin_38631960
  1. 基于FPGA的LVDS高速数据通信卡设计

  2. 摘要 基于FPGA、PCI9054、SDRAM和DDS设计了用于某遥测信号模拟源的专用板卡。PCI9054实现与上位机的数据交互,FPGA实现PCI本地接口转换、数据接收发送控制及DDS芯片的配置。通过WDM驱动程序设计及MFC交互界面设计,终实现了10~200 Mbit·s-1的LVDS数据接收及10~50 Mbit·s-1任意速率的LVDS数据发送。   某遥测信号模拟源是用于产生模拟信号处理器、遥测组件测试和交付测试的前端输入信号的专用设备。该信号源生成各种类型的信号,输入给待测产品,测
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:479232
    • 提供者:weixin_38579899
  1. 基于FPGA分布式算法的滤波器设计

  2. 0 引言   传统数字滤波器硬件的实现主要采用专用集成电路(ASIC)和数字信号处理器(DSP)来实现。FPGA内部的功能块中采用了SRAM的查找表(lo-ok up table,LUT)结构,这种结构特别适用于并行处理结构,相对于传统方法来说,其并行度和扩展性都很好,它逐渐成为构造可编程高性能算法结构的新选择。   分布式算法是一种适合FPGA设计的乘加运算,由于FPGA中硬件乘法器资源有限,直接应运乘法会消耗大量的资源。本文利用了丰富的存储器资源进行查找表运算,设计了一种基于分布式算法低
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:320512
    • 提供者:weixin_38583286
« 12 »