您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于FPGA的高速FIFO电路设计

  2. 在大容量高速采集系统项目的开发过程中,FPGA作为可编程逻辑器件,设计灵活、可操作性强,是高速数字电路设计的核心器件。由于FPGA内嵌存储器的容量有限,通常不能够满足实际设计电路的需求,需要外接SRAM、SDRAM、磁盘阵列等大容量存储设备。本文主要介绍高速FIFO电路在数据采集系统中的应用,相关电路主要有高速A/D转换器、FPGA、SDRAM存储器等。A/D输出的数据流速度快,经过FPGA降速后,位数宽,速度仍然很高,不能直接存储到外部存储器。在设计时,要经过FIFO缓存,然后才能存储到外部
  3. 所属分类:硬件开发

    • 发布日期:2010-06-17
    • 文件大小:192512
    • 提供者:hhzzhh0502
  1. 基于FPGA的FLASH控制器系统设计及实现(

  2. fpga的外部存储器扩展的设计,硬件电路的搭建
  3. 所属分类:硬件开发

    • 发布日期:2010-08-18
    • 文件大小:614400
    • 提供者:wcbcx1221
  1. 基于FPGA的大规模查找表设计与实现

  2. 本文介绍了一种用FPGA 控制外部存储器来实现查找表的方法, 结合其工作原理和硬件平台, 重点介绍其软件设计过程, 并 对其中的难点! ! ! FPGA 对FLASH 编程问题进行了详细的阐述。
  3. 所属分类:硬件开发

    • 发布日期:2013-11-14
    • 文件大小:153600
    • 提供者:wb2009_happy
  1. 基于FPGA+DSP嵌入式视频采集系统设计

  2. 本文首先对嵌入式采集系统的特点,以及DSP和FPGA在图像处理中的各自 优点进行了分析,并提出了具体的硬件设计方案。系统采用TMS320VC5509A作 为主处理器,利用自身的12C总线完成了对视频采集芯片SAA711lA的初始化配 置,使用EMIF接口实现外部存储器的扩展和管理,同时配置DMA模块和USB 模块,通过外部FLASH设计了引导装载程序;采用EPlC6Q240C8作为协处理器, 在其内部设计了视频帧缓存模块,乒乓结构模块和DSP通信模块,实现了视频数 据的缓存和双SRAM的交替存
  3. 所属分类:硬件开发

    • 发布日期:2015-01-15
    • 文件大小:4194304
    • 提供者:xzy21
  1. 信号发生器

  2. 基于FPGA的信号发生器原理框图如图3-15a所示。硬件电路包括FPGA、按键、7 段 LED 数码管、高速D/A转换器。利用EDA工具软件QuartusII13.0 完成FPGA 内部数字系统设计,使信号发生器达到要求的功能和指标。 图 3-15a 信号发生器原理框图 依次完成以下实验内容 (1)设计固定频率锯齿波发生器,产生固定频率(f=5MHz/256≈19.5kHz)的锯齿波, 原理框图如图3-15b 所示。CLK0 为频率固定的外部时钟,用示波器观测D/A 转换器输出 的波形。 图3
  3. 所属分类:硬件开发

    • 发布日期:2017-10-15
    • 文件大小:15728640
    • 提供者:qq_39361534
  1. FPGA开发全攻略-工程师创新设计宝典 上下.pdf

  2. 目前,FPGA 市场占有率最高的两大公司赛灵思公司和 Altera 生产的 FPGA 都是基于 SRAM 工艺的,需要 在使用时外接一个片外存储器以保存程序。上电时,FPGA 将外部存储器中的数据读入片内 RAM,完成配置后, 进入工作状态 ;掉电后 FPGA 恢复为白片,内部逻辑消失。这样 FPGA 不仅能反复使用,还无需专门的 FPGA 编程器,只需通用的 EPROM、PROM 编程器即可。Actel、QuickLogic 等公司还提供反熔丝技术的 FPGA,具 有抗辐射、耐高低温、低功耗
  3. 所属分类:硬件开发

    • 发布日期:2019-06-25
    • 文件大小:9437184
    • 提供者:weixin_45021528
  1. FPGA自学笔记——设计与验证VIP版.pdf

  2. 开始有计划写这本书的时候, Altera 还叫 Altera, 还没有加入 Intel 的大家庭, Xilinx 的 ZYNQ 也才刚刚开始有人探索, Altera 大学计划第一次将亚洲创新大赛由传统的 SOPC 大赛 换成了 SOC 大赛,软核变硬核,性能翻几番。 那个时候,能出一本认认真真讲 FPGA 设计的 书, 会得到非常高的评价。 而我,则由于工作变动, 中间拖沓了半年,当半年后再来准备动 笔时,才恍然领悟到, Altera 即将成为 Intel 的可编程事业部, 基于嵌入式硬核的 S
  3. 所属分类:硬件开发

    • 发布日期:2019-09-03
    • 文件大小:16777216
    • 提供者:qq_30307853
  1. 基于FPGA的外部存储器设计

  2. 本文介绍了FPGA外部存储器的设计方法,可以有效地解决雷达实时信号处理过程中海量数据的存储问题,同时也可以充分利用FPGA去控制SDRAM和FLASH,不仅保证了资源的充分利用,也可以有效地满足信号处理过程中的高速实时的要求。另外,可以根据FPGA型号的不同,适当地更改外部存储器,以满足不同的应用场合。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:633856
    • 提供者:weixin_38640794
  1. 嵌入式系统/ARM技术中的基于FPGA的高带宽存储接口设计

  2. 导读:本文详细地分析了Altera公司Cyclone V FPGA器件的硬核存储控制器底层架构和外部接口,并在此基础上对Controller和PHY进行了功能仿真。仿真结果表明硬核存储控制器和PHY配合工作时的功能与设计预期相符,性能优良,适合于在当前FPGA的外部存储带宽需求日益增长的场合下应用。   如今,越来越多的应用场景都需要FPGA能够和外部存储器之间建立数据传输通道,如视频、图像处理等领域,并且对数据传输通道的带宽也提出了较大的需求,这就导致了FPGA和外部Memory接口的实际有
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:224256
    • 提供者:weixin_38675506
  1. EDA/PLD中的基于FPGA的DDR3多端口读写存储管理系统设计

  2. 机载视频图形显示系统主要实现2D图形的绘制,构成各种飞行参数画面,同时叠加实时的外景视频。由于FPGA具有强大逻辑资源、丰富IP核等优点,基于FPGA的嵌入式系统架构是机载视频图形显示系统理想的架构选择。视频处理和图形生成需要存储海量数据,FPGA内部的存储资源无法满足存储需求,因此需要配置外部存储器。     与DDR2 SDRAM相比,DDR3 SDRAM带宽更好高、传输速率更快且更省电,能够满足吞吐量大、功耗低的需求,因此选择DDR3 SDRAM作为机载视频图形显示系统的外部存储器。
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:472064
    • 提供者:weixin_38690376
  1. 基于U盘和单片机的FPGA配置

  2. 以前的设计大多是将配置数据存放在FPGA组成的系统上,本文提出将配置数据存放在使用者自己携带的外部存储器(如可加密的U盘)中。使用前将U盘接入FPGA组成的系统,系统上电时由单片机控制读出配置数据,再传送给FPGA进行配置。这样做优点很多:修改、升级简便,现场保密性强,安全性高;可多人分时使用同一硬件系统,同一硬件系统插入不同的配置U盘就可以实现不同的功能,可以方便地存储大容量配置数据或多个配置数据文件等;同时,符合计算机和嵌入式系统的热点USB OTG(On The Go,移动USB)技术趋势
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:391168
    • 提供者:weixin_38506713
  1. 基于FPGA与SRAM的大容量数据存储的设计

  2. 1 前言 针对FPGA中内部BlockRAM有限的缺点,提出了将FPGA与外部SRAM相结合来改进设计的方法,并给出了部分VHDL程序。  2 硬件设计  这里将主要讨论以Xilinx公司的FPGA(XC2S600E-6fg456)和ISSI公司的SRAM(IS61LV25616AL)为主要器件来完成大容量数据存储的设计思路。  FPGA即现场可编程门阵列,其结构与传统的门阵列相似,大量的可编程逻辑块( CLB , Configurable Logic Block ) 在芯片中央按矩阵排列,芯片
  3. 所属分类:其它

    • 发布日期:2020-10-25
    • 文件大小:219136
    • 提供者:weixin_38570296
  1. 嵌入式系统/ARM技术中的基于CPCI的嵌入式系统的电源设计

  2. 1 引言   嵌入式系统广泛应用于控制和通信领域。而这些系统运行速度高,系统较复杂,常常集成超大规模FPGA器件、DSP器件、DDR存储器以及各种接口电路。这对电源的输出电压值、功耗、电压精度、上电顺序以及电源完整性提出更高的要求。这里介绍一种基于CPCI的嵌入式单板计算机电源的设计方案。该设计主要应用于航空设备和军用车载设备。   2 系统电源需求分析与器件造型   图1为系统整体结构框图。该系统由CPU和与其相连的DDR储存器、PCI接口、时钟、电源、EBC总线以及外部接口电路组成。C
  3. 所属分类:其它

    • 发布日期:2020-11-10
    • 文件大小:262144
    • 提供者:weixin_38741540
  1. 基于MicroBlaze软核的FPGA片上系统设计

  2. Xilinx公司的MicroBlaze 32位软处理器核是支持CoreConnect总线的标准外设集合。MicroBlaze处理器运行在150MHz时钟下,可提供125 D-MIPS的性能,非常适合设计针对网络、电信、数据通信和消费市场的复杂嵌入式系统。 1 MicroBlaze的体系结构       MicroBlaze 是基于Xilinx公司FPGA的微处理器IP核,和其它外设IP核一起,可以完成可编程系统芯片(SOPC)的设计。MicroBlaze 处理器采用RISC架构和哈佛结构
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:91136
    • 提供者:weixin_38668274
  1. 单片机与DSP中的基于ARM的FPGA加载配置实现

  2. 引言   基于SRAM工艺FPGA在每次上电后需要进行配置,通常情况下FPGA的配置文件由片外专用的EPROM来加载。这种传统配置方式是在FPGA的功能相对稳定的情况下采用的。在系统设计要求配置速度高、容量大、以及远程升级时,这种方法就显得很不实际也不方便。本文介绍了通过ARM对可编程器件进行配置的的设计和实现。   1 配置原理与方式   1.1配置原理   在FPGA正常工作时,配置数据存储在SRAM单元中,这个SRAM单元也被称为配置存储器(Configuration RAM)
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:67584
    • 提供者:weixin_38655496
  1. 基于FPGA可编程振荡器增强

  2. 当今复杂的 FPGA 含有众多用于实现各种电路与系统的功能块,诸如逻辑阵列、存储器、DSP 模块、处理器、用于时序生成的锁相环 (PLL) 和延迟锁定环 (DLL)、标准 I/O、高速数字收发器以及并行接口(PCI、DDR 等)。这些不同的功能块通常由多个时钟驱动,FPGA 一般会综合采用外部振荡器以及内部 PLL 与 DLL来生成时钟。系统设计人员必须决定如何综合使用外部与内部资源来实现的时钟树设计。而可编程时钟振荡器用作 FPGA 系统的时序参考,可提供一系列优势。其中首要优势是为了实现时钟
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:343040
    • 提供者:weixin_38706100
  1. 基于FPGA的DDR3多端口读写存储管理系统设计

  2. 机载视频图形显示系统主要实现2D图形的绘制,构成各种飞行参数画面,同时叠加实时的外景视频。由于FPGA具有强大逻辑资源、丰富IP核等优点,基于FPGA的嵌入式系统架构是机载视频图形显示系统理想的架构选择。视频处理和图形生成需要存储海量数据,FPGA内部的存储资源无法满足存储需求,因此需要配置外部存储器。     与DDR2 SDRAM相比,DDR3 SDRAM带宽更好高、传输速率更快且更省电,能够满足吞吐量大、功耗低的需求,因此选择DDR3 SDRAM作为机载视频图形显示系统的外部存储器。
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:1048576
    • 提供者:weixin_38680664
  1. 基于FPGA和STM32的FSMC通信

  2. 1、FSMC简介:FSMC即灵活的静态存储控制器,FSMC管理1GB空间,拥有4个Bank连接外部存储器,每个Bank有独立的片选信号和独立的时序配置;支持的存储器类型有SRAM、PSRAM、NOR/ONENAND、ROM、LCD接口(支持8080和6800模式)、NANDFlash和16位的PCCard。2、在设计中将FPGA当做SRAM来驱动,使用库函数来实现FSMC的初始化配置代码如下://初始化外部SRAMvoid FSMC_SRAM_Init(void){        FSMC_NO
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:67584
    • 提供者:weixin_38713393
  1. 基于FPGA的高带宽存储接口设计

  2. 导读:本文详细地分析了Altera公司Cyclone V FPGA器件的硬核存储控制器底层架构和外部接口,并在此基础上对Controller和PHY进行了功能仿真。仿真结果表明硬核存储控制器和PHY配合工作时的功能与设计预期相符,性能优良,适合于在当前FPGA的外部存储带宽需求日益增长的场合下应用。   如今,越来越多的应用场景都需要FPGA能够和外部存储器之间建立数据传输通道,如视频、图像处理等领域,并且对数据传输通道的带宽也提出了较大的需求,这就导致了FPGA和外部Memory接口的实际有
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:221184
    • 提供者:weixin_38647039
  1. 三输出和双输出微型模块稳压器对基于FPGA的系统优化方案

  2. 尽管 FPGA 的通用和可配置特性对系统设计师来说很有吸引力,但是影响这些器件内部运行方式及其外部接口协议的设计规则非常复杂,需要大量的培训、参考设计评估、设计仿真和验证。因此,FPGA 供应商提供详细的硬件和固件支持,以帮助系统设计师设法应对数字领域的新挑战。不过,模拟领域错综复杂,难以理解,尤其在用 DC/DC 稳压器为内核、I/O、存储器、时钟和其它轨供电和提供稳定电压这一块,需要新的解决方案。例如,今天的 FPGA 及支持组件需要多个电压轨。为了高效率和以的空间为每个轨供电,要求一个 D
  3. 所属分类:其它

    • 发布日期:2021-01-12
    • 文件大小:160768
    • 提供者:weixin_38655780
« 12 »