点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 基于FPGA的实时视频信号处理平台的设计
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
本科毕业设计论文——基于FPGA的图像采集模块设计
本论文主要目的在于设计一种基于FPGA 和USB2.0 的视频图像采集及处理 平台,在此平台上可以验证各种图像处理或视频压缩算法,并通过USB2.0 实现 视频图像的PC 机采集及处理后数据传输。另外,整个平台还需兼顾处理的实时 化和高速化,以满足不同领域视频图像预处理要求。整个系统可分为四个部 分:FPGA 视频信号采集、视频图像处理算法FPGA 实现、USB2.0 视频信号传输 和视频图像显示部分。其中视频图像处理算法FPGA 实现部分可由用户根据自己 的具体需求来实现,本论文的设计重心在
所属分类:
硬件开发
发布日期:2012-06-08
文件大小:748544
提供者:
lkw5751666
基于DSP和FPGA的并行处理系统硬件设计
数字信号处理技术已广泛应用于通信、雷达、声纳、遥感、图形图像处理和 语音处理等领域,对于越来越复杂的二维、三维甚至四维的图像处理,需要处理 系统能够运行复杂的算法。对于通信、雷达等高端设备需要在极短的时间内完成 信号的处理分析,对处理器性能要求越来越高,例如语音算法需要每秒完成几千 万到几亿次运算,视频和图像算法需要每秒完成几亿到几十亿次运算,而雷达信 号的处理算法更需要每秒完成几十亿到几百亿次运算 [1] 。这些算法复杂度高、实 时性强,而且部分算法必须采用浮点运算才能完成,因此需要设计具有
所属分类:
硬件开发
发布日期:2018-01-13
文件大小:5242880
提供者:
drjiachen
基于DSP平台的数字视频源的系统设计
本文提出了一种基于TI DSK6711平台的将模拟视频进行数字化处理的系统设计方案,其中视频解码模块完成复合视频信号数字化,音频A/D模块完成语音信号数字化,同时采用大容量的SDRAM存储器作为帧缓存,用FPGA完成其控制接口,整个系统以DSK6711为核心构成数据处理单元,此系统可以完成电视图像信号的去隔行扫描转换﹑低分辨率向高分辨率转换等视频信号处理,也可以进行实时视频和音频数据压缩处理。
所属分类:
其它
发布日期:2020-03-04
文件大小:1048576
提供者:
weixin_38629130
基于CPCI总线架构的实时图像信号处理平台
为了提高算法效率,实时处理图像信息,本处理系统是基于DSP+FPGA混用结构设计的。业务板以FPGA为处理核心,实现数字视频信号的实时图像处理,DSP实现了部分的图像处理算法和FPGA的控制逻辑,并响应中断,实现数据通信和存储实时信号。
所属分类:
其它
发布日期:2020-08-31
文件大小:266240
提供者:
weixin_38682242
基于FPGA的实时视频信号处理平台的设计
提出一种基于FPGA的实时视频信号处理平台的设计方法,该系统接收低帧率数字YCbCr视频信号,对接收的视频信号进行格式和彩色空间转换、像素和,利用片外SDRAM存储器作为帧缓存且通过时序控制器进行帧率提高,最后通过VGA控制模块对图像信号进行像素放大并在VGA显示器上实时显示。整个设计使用Verilog HDL语言实现,采用Altera公司的EP2S60F1020C3N芯片作为核心器件...
所属分类:
其它
发布日期:2020-08-29
文件大小:659456
提供者:
weixin_38711369
DSP中的一种实时图像信号处理平台的设计和实现
为了提高算法效率,实时处理图像信息,本文主要介绍了基于CPCI 总线设计的实时信号处理业务所需的一种专用设备平台。平台基本方案的主要部分是采用DSP+FPGA混用设计的业务板、电气接口以及物理形状因数。架构设计选择开放式的Compact PCI总线作为基本,采用CPCI标准平台用于I/O处理。实现数字视频信号的实时图像处理,DSP实现了部分的图像处理算法和FPGA的控制逻辑,并响应中断,实现数据通信和存储实时信号。 DSP+FPGA混用设计 FPGA(Field-Programmable
所属分类:
其它
发布日期:2020-10-23
文件大小:221184
提供者:
weixin_38690402
基于FPGA的视频信号发生器设计
目前数字相机逐步取代模拟相机应用在光电测量设备中,因此图像处理器也逐渐转化为接收数字视频的接口,对数字图像处理器检测的信号发生器的研制也变得十分迫切。本文介绍了一种基于FPGA的两种数字视频格式输出的视频发生器,它可以产生LVDS制式的数字视频信号和CamerLink制式的数字视频信号,而且可以通过串口对产生的视频中的目标大小、运动速度、灰度及背景灰度进行实时更改。它满足了对数字视频输入的图像处理平台的检测,具有一定应用前景。
所属分类:
其它
发布日期:2020-10-23
文件大小:149504
提供者:
weixin_38606639
基于FPGA+DSP的智能车全景视觉系统
为实现智能车全景视觉系统的应用研究平台,设计了一种基于FPGA+双DSP的实时6通道数字图像采集与处理系统。该系统由两片FPGA与两个DSP组成。第一个FPGA进行多通道视觉图像采集的同步控制、逻辑处理,第二片FPGA辅助DSP进行海量图像数据的高速并行处理。两个ZBT SRAM芯片作为数据输入和输出的高速缓存, 每通道的A/D输出与ZBT SRAM接口间进行数位拼接。系统工作时,DSP通过EMIF与FPGA进行高速数据通信,而两个DSP之间通过McBSP进行数据通信。系统工作时使用?滋C/OS
所属分类:
其它
发布日期:2020-10-22
文件大小:242688
提供者:
weixin_38717579
数据转换/信号处理中的基于CPCI总线架构的实时图像信号处理平台
DSP+FPGA混用设计 为了提高算法效率,实时处理图像信息,本处理系统是基于DSP+FPGA混用结构设计的。业务板以FPGA为处理核心,实现数字视频信号的实时图像处理,DSP实现了部分的图像处理算法和FPGA的控制逻辑,并响应中断,实现数据通信和存储实时信号。 首先,本系统要求DSP可以满足算法控制结构复杂、运算速度高、寻址灵活、通信能力强大的要求。所以,我们选择指令周期短、数据吞吐率高、通信能力强、指令集功能完备的DSP.同时也考虑了DSP功耗和开发支持环境等要素。 由于从
所属分类:
其它
发布日期:2020-10-20
文件大小:193536
提供者:
weixin_38658568
基于DSP+FPGA+ASIC的实时图像处理架构设计
本文使用高性能的DSP(TMS320C6414),可编程逻辑器件FPGA (Stratix系列的EP1S10)和专用ASIC多级滤波芯片,提出了DSP + FPGA + ASIC的图像处理平台架构,设计了处理能力强、接口可靠稳定的红外图像处理系统,并在系统中实现了非均匀性校正、小目标检测等算法。实验测试表明,该实时红外图像处理系统对每场320×240有效像素,每个像素14bit,场频50Hz的输出数字视频信号能够进行实时处理,对视场中的运动小目标完成检测和跟踪功能,满足系统主要性能指标要求,成功
所属分类:
其它
发布日期:2020-10-18
文件大小:144384
提供者:
weixin_38749863
基于CPCI总线架构设计的实时图像信号处理平台
为了提高算法效率,实时处理图像信息,本处理系统是基于DSP+FPGA混用结构设计的。业务板以FPGA为处理核心,实现数字视频信号的实时图像处理,DSP实现了部分的图像处理算法和FPGA的控制逻辑,并响应中断,实现数据通信和存储实时信号。
所属分类:
其它
发布日期:2020-10-18
文件大小:289792
提供者:
weixin_38703895
基于CPCI总线架构的实时图像信号处理平台
为了提高算法效率,实时处理图像信息,本处理系统是基于DSP+FPGA混用结构设计的。业务板以FPGA为处理核心,实现数字视频信号的实时图像处理,DSP实现了部分的图像处理算法和FPGA的控制逻辑,并响应中断,实现数据通信和存储实时信号。
所属分类:
其它
发布日期:2020-10-18
文件大小:266240
提供者:
weixin_38678394
基于FPGA的实时图像处理实验平台设计
现场可编程门阵列FPGA(Field-Programmable Gate Array)是目前应用十分广泛的一种现场可编程逻辑器件,其性能优越,资源丰富,采用并行处理方式,在数字信号处理领域具有很大的优势。数字图像处理技术应用广泛,目前处理算法通常是由软件串行计算来完成,但由于实时图像数据量大,对于处理运算的速度要求高,因此利用FPGA来对实时图像进行硬件处理成为一个新的发展趋势。本文介绍了一种采用CMOS摄像头作为视频源输入,SDRAM作为帧缓冲器,FPGA作为主控器和图像处理模块,ADV712
所属分类:
其它
发布日期:2020-10-17
文件大小:535552
提供者:
weixin_38568031
基于DSP Builder的VGA接口设计
摘 要:本文给出了基于Altera DSP Builder平台下VGA接口的系统级设计方法。该接口模块可利用NiosⅡ进行灵活地控制和配置。文中在CycloneⅡ DSP平台上实现了该设计并验证了设计的有效性。关键词:VGA;DSP Builder;SOPC;行频;场频 引言 随着电子技术的发展,VGA(视频图形阵列)接口出现在很多嵌入式平台上,用于图像信息的实时显示等。在某些情况下,设计者希望通过普通的显示器或投影仪观测FPGA内部的一些矢量信号,即把带VGA接口的显示器当作示波
所属分类:
其它
发布日期:2020-12-01
文件大小:169984
提供者:
weixin_38631225
单片机与DSP中的基于DSP和FPGA的电视观瞄系统设计
电视观瞄系统以FPGA为处理核心,实现红外数字视频信号的实时图像处理,DSP实现了部分的图像处理算法和FPGA的控制逻辑,并响应中断,实现数据通信和存储引言许多光学观瞄系统都增加了电视、红外辅助(周视)观瞄系统,称之为光电观瞄系统。在该系统中,需要用电视或红外成像来精确瞄准目标,但光电系统所在的平台总是处于运动状 电视观瞄系统以FPGA为处理核心,实现红外数字视频信号的实时图像处理,DSP实现了部分的图像处理算法和FPGA的控制逻辑,并响应中断,实现数据通信和存储 引言 许多光学观瞄系统都
所属分类:
其它
发布日期:2020-12-10
文件大小:241664
提供者:
weixin_38500630
单片机与DSP中的基于DSP平台的数字视频源的系统设计
基于DSP平台的数字视频源的系统设计 摘 要: 本文提出了一种基于TI DSK6711平台的将模拟视频进行数字化处理的系统设计方案,其中视频解码模块完成复合视频信号数字化,音频A/D模块完成语音信号数字化,同时采用大容量的SDRAM存储器作为帧缓存,用FPGA完成其控制接口,整个系统以DSK6711为核心构成数据处理单元,此系统可以完成电视图像信号的去隔行扫描转换﹑低分辨率向高分辨率转换等视频信号处理,也可以进行实时视频和音频数据压缩处理。 关键字: 数字电视 NTSC 去隔行扫描
所属分类:
其它
发布日期:2020-12-10
文件大小:204800
提供者:
weixin_38567813
单片机与DSP中的基于DSP和FPGA的电视观瞄系统设计(图)
电视观瞄系统以FPGA为处理核心,实现红外数字视频信号的实时图像处理,DSP实现了部分的图像处理算法和FPGA的控制逻辑,并响应中断,实现数据通信和存储 引言 许多光学观瞄系统都增加了电视、红外辅助(周视)观瞄系统,称之为光电观瞄系统。在该系统中,需要用电视或红外成像来精确瞄准目标,但光电系统所在的平台总是处于运动状态,成像器件产生的图像也就随之运动,通过CCD成像器件或红外成像器件得到的图像不能保证观瞄精度。因此,克服平台运动造成的成图像旋转是解决观瞄精度的关键技术之一。目前的常用方法是机
所属分类:
其它
发布日期:2020-12-13
文件大小:234496
提供者:
weixin_38738528
基于DSP Builder的VGA接口设计
摘要:本文给出了基于AlteraDSPBuilder平台下VGA接口的系统级设计方法。该接口模块可利用NiosⅡ进行灵活地控制和配置。文中在CycloneⅡDSP平台上实现了该设计并验证了设计的有效性。 关键词:VGA;DSPBuilder;SOPC;行频;场频 引言 随着电子技术的发展,VGA(视频图形阵列)接口出现在很多嵌入式平台上,用于图像信息的实时显示等。在某些情况下,设计者希望通过普通的显示器或投影仪观测FPGA内部的一些矢量信号,即把带VGA接口的显示器当作示波器使用等,这就需
所属分类:
其它
发布日期:2021-02-03
文件大小:189440
提供者:
weixin_38576779
基于FPGA的ADV7391视频回放平台的设计与实现
本设计平台实现飞行器采集到的视频信息进行实时回放处理。该平台,利用FPGA通过RapidIO串口接收来自DSP的视频信息,并存储在RAM中,并将视频信息按照自定义的行列同步信号使ADV7391在规定的行和列内显示视频画面。极大的提高了视频信息的传输速率,减小了传输数据的信息量,提高了数据的传输效率,而且减少了该平台的功耗和成本。
所属分类:
其它
发布日期:2021-01-12
文件大小:2097152
提供者:
weixin_38714637