您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. cordic算法的下变频

  2. 本文以软件无线电为指导,提出基于CORDIC算法利用FPGA平台数字下变频器设计方案。首先分析下变频器的结构;然后采用模块化设计思想,将数字下变频的功能模块包括数字控制振荡器、CIC抽取滤波、HBF抽取滤波器、FIR低通滤波器进行分析和FPGA的设计;最后在MATLAB/DSPBuilder下硬件仿真模块进行仿真并给出仿真结果。
  3. 所属分类:硬件开发

    • 发布日期:2010-05-09
    • 文件大小:650240
    • 提供者:chenuestc
  1. 基于FPGA的数字下变频电路的设计与实现

  2. 基于多速率信号处理理论讨论了数字下变频的原理,给出了数字下变频器的常用结构,并基于本论文在FPGA中实现的结构详细讨论了数字下变频的工作原理
  3. 所属分类:硬件开发

    • 发布日期:2010-07-16
    • 文件大小:2097152
    • 提供者:syk888888
  1. 基于FPGA的DDC设计

  2. 本人参与的手持式频谱分析仪项目采用的是中频数字化实现方式,可满足轻 巧,可重配置和低功耗的需求。数字化中频的关键部件数字下变频器DDC采用的 是Intersil公司的ISL5216,这个器件和高性能FPGA共同组成手持频谱仪的数字 信号处理前端。这个数字前端就手持频谱分析仪来说存在一定的局限性,ISL5216 的信号处理带宽单通道为1 MHz,4个通道级联为3删z,未能满足谱仪分析带宽 日益增加的需求;系统集成度不高,ISL5216的功能要是集成到FPGA,可进一步 提高系统集成度,降低物料成
  3. 所属分类:bada

    • 发布日期:2011-08-23
    • 文件大小:4194304
    • 提供者:glelglel
  1. Altera DSP Builder开发资料

  2. Builder设计初步.pdf Builder设计深入.pdf DSP Builder7.2 Release Notes and Errata (PDF).pdf DSP Builder7.2 参考手册 (PDF).pdf DSP Builder7.2 用户指南(PDF).pdf DSP Builder经验.doc DSP Builder设计论文// Matlab_simulink在FPGA设计中的应用.kdh 从Simulink模型自动生成VHDL代码_省略_基于DSPBuilder的FP.
  3. 所属分类:硬件开发

    • 发布日期:2013-07-26
    • 文件大小:35651584
    • 提供者:originator
  1. 基于FPGA的DDC设计

  2. 现阶段,由于受各种关键器件,特别是受模数变换器(ADC)采样速率、工作 带宽和通用数字信号处理器(DSP)处理速度的限制,数字中频软件无线电正成为 理想软件无线电的一种经济、适用的折中选择。在目前大多数软件无线电接收机 中,一般先经模拟下变频至适当中频,然后在中频用ADC数字化后输出高速数字 中频信号,再经数字下变频器(Digital Down Converter--DDC)变频、抽取和低通 滤波之后变为低速的基带信号,最后将基带信号送给通用DSP器件作后续的解调、 解码、抗干扰、抗衰落、自适
  3. 所属分类:硬件开发

    • 发布日期:2015-12-01
    • 文件大小:4194304
    • 提供者:zh6772
  1. 数字下变频FPGA实现

  2. 数字下变频器(Digital Down-Converter,DDC)是宽带数字接收机的重要组成部分,本文基于FPGA芯片Stratix II EP2S60F672C4设计了一个适用于宽带数字接收机的带宽可变的数字下变频器(VB-DDC)。该VB-DDC结合了传统数字下变频结构与多相滤波结构的优点,实现了对输入中频信号的高效高速处理,同时可以在较大范围内对信号处理带宽进行灵活配置。硬件调试结果验证了本设计的有效性。
  3. 所属分类:其它

    • 发布日期:2018-01-07
    • 文件大小:3145728
    • 提供者:fxwmeic
  1. 数字上下变频 FPGA 设计的详细介绍资料(中文版)

  2. 该设计主要负责实现基于GSM 标准的多载波数字下变频(DDC)和数字上变频(DUC),DDC 接收数字中频信号,输出数据通过CPRI接口传输给数字基带进行处理,数字基带通过CPRI就口把数据传输给DUC模块,把基带信号频谱搬移到数字中频,输出给DA。 本文描述DDC & DUC 的逻辑设计的详细说明,定义各个模块所需要完成的功能,各个模块的接口,及用户需要配置的各个寄存器进行说明。 该参考设计的目标器件是:LFE2M100E-7F900CES。
  3. 所属分类:电信

    • 发布日期:2020-05-09
    • 文件大小:411648
    • 提供者:weixin_43870101
  1. 数字上变频 数字下变频 论文 研究 .zip

  2. 8GS_s_14bit_RF_DAC中数字上变频器的ASIC实现_汪旭兴.pdf 基于高速采样的实时DDC架构技术_吴晓晔.pdf 基于FPGA的磁共振接收机数字下变频设计_赵超.pdf 数字变频链路中多采样率滤波器研究_刘晟.pdf 数字中频实现技术研究_尹未秋.caj An Economical TDM Design of Multichannel Digital DownConverter.caj Compressed sensi_省略_eband ISAR radar_HOU QingK
  3. 所属分类:教育

    • 发布日期:2020-04-20
    • 文件大小:11534336
    • 提供者:weixin_44035342
  1. 宽带数字下变频器的FPGA实现

  2. 绍了一种基于FPGA设计的宽带数字正交下变频器的实现方法,经实际上板测试证明,FPGA电路运行状态稳定可靠。介绍了带通采样定理和正交数字下变频原理,从理论上推导了抽取器的多相滤波的数学模型,结合FPGA的实现特点,运用两次变频和一次多相滤波的方式,完成了宽带频谱的搬移,采用并行处理的方式提高了处理的实时性,通过多相滤波的高效结构减少了运算量,节省了大量的FPGA资源,降低了板卡的功耗。
  3. 所属分类:其它

    • 发布日期:2020-08-12
    • 文件大小:514048
    • 提供者:weixin_38733245
  1. EDA/PLD中的宽带数字下变频器的FPGA实现

  2. 随着软件无线电理论的日趋成熟,软件无线电技术越来越多地应用到军用或民用通信系统中。其中,数字下变频技术(DDC)是软件无线电中的核心技术之一。数字下变频工作在模拟前端输入模拟信号经模数转换之后,而在终端设备的数字信号处理之前,它主要用于实现将中频信号频谱变到零中频后,再对信号进行抽取,使采样速率变至后端数字信号处理单元所需要的处理速率。     目前随着A/D变换越来越向射频前端发展,高速采样速率对后续的数字信号处理和整个系统的协调工作带来了越来越大的压力。为了解决高速采样的大数据量与现有DS
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:308224
    • 提供者:weixin_38737283
  1. 基于FPGA的高效灵活性数字正交下变频器设计

  2. 数字正交下变频器DDC是数字接收机系统中的核心部件,其作用是将ADC数字化后输出的高速中频信号进行下变频、抽取降速和低通滤波,使之变为适合处理的基带信号。给出了DDC各模块在FPGA中高效实现的方法,并且利用嵌入式逻辑分析仪对系统加载板卡后的实时运行结果进行了测试分析。
  3. 所属分类:其它

    • 发布日期:2020-10-18
    • 文件大小:526336
    • 提供者:weixin_38680247
  1. 基于FPGA的数字下变频器设计

  2. 设计和实现了基于FPGA的可编程数字下变频器(DDC),用于宽带数字中频软件无线电接收机中,主要完成了数字下变频、数据抽取等功能。采用自顶向下的模块化设计方法,将整个下变频器划分为基本单元,实现这些功能模块并组成模块库。在具体应用时,优化配置各个模块来满足具体无线通信系统性能的要求。
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:289792
    • 提供者:weixin_38663169
  1. 基于FPGA的高频全数字低电平系统算法实现

  2. 本套加速器高频低电平系统(LLRF)是中国ADS注入器II高频系统的原型机,其工作频率为162.5 MHz,以实现超导加速腔的幅度与相位稳定控制和谐振频率调节。该系统主要由射频前端和数字信号处理FPGA两部分组成。射频前端主要实现高频信号的上下变频和电平匹配;数字信号处理FPGA是系统的核心,主要完成射频信号幅值与相位的数字稳定控制,超导腔谐振频率控制,以及1 000 M以太网通信。在实验室环境下,对该系统进行了幅度和相位稳定度测试,相位稳定度峰峰值为±0.3°,有效值为0.09°,幅值相对稳定
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:630784
    • 提供者:weixin_38696339
  1. 基于FPGA的宽带数字接收机变带宽数字下变频器设计

  2. 基于FPGA芯片Stratix II EP2S60F672C4设计了一个适用于宽带数字接收机的带宽可变的数字下变频器(VB-DDC)。该VB-DDC结合传统数字下变频结构与多相滤波结构的优点,实现了对输入中频信号的高效高速处理,同时可以在较大范围内对信号处理带宽灵活配置。硬件调试结果验证了本设计的有效性。
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:364544
    • 提供者:weixin_38743084
  1. EDA/PLD中的基于FPGA的宽带数字接收机变带宽数字下变频器设计

  2. 摘  要: 基于FPGA芯片Stratix II EP2S60F672C4设计了一个适用于宽带数字接收机的带宽可变的数字下变频器(VB-DDC)。该VB-DDC结合传统数字下变频结构与多相滤波结构的优点,实现了对输入中频信号的高效高速处理,同时可以在较大范围内对信号处理带宽灵活配置。硬件调试结果验证了本设计的有效性。   变带宽数字下变频器(VB-DDC)可以对多种带宽的输入信号进行处理,因此在雷达、通信、电子侦察等领域有广泛应用。商用数字下变频器,如Intersil公司单通道DDC HSP5
  3. 所属分类:其它

    • 发布日期:2020-11-05
    • 文件大小:292864
    • 提供者:weixin_38629206
  1. 单片机与DSP中的基于XC2V1000型FPGA的FIR抽取滤波器的设计作

  2. 1 引言    抽取滤波器广泛应用在数字接收领域,是数字下变频器的核心部分。目前,抽取滤波器的实现方法有3种:单片通用数字滤波器集成电路、DSP和可编程逻辑器件。使用单片通用数字滤波器很方便,但字长和阶数的规格较少,不能完全满足实际需要。使用DSP虽然简单,但程序要顺序执行,执行速度必然慢。现场可编程门阵列(FPGA)有着规整的内部逻辑阵列和丰富的连线资源,特别适用于数字信号处理,但长期以来,用FPGA实现抽取滤波器比较复杂,其原因主要是FPGA中缺乏实现乘法运算的有效结构。现在,FPGA集成了
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:97280
    • 提供者:weixin_38632046
  1. 单片机与DSP中的基于XC2V1000型FPGA的FIR抽取滤波器的设计

  2. 摘要:介绍XC2V1000型现场可编程门阵列(FPGA)的主要特性和FIR抽取滤波器的工作原理,重点阐述用XC2V1000实现FIR抽取滤波器的方法,并给出仿真波形和设计特点。 1 引言抽取滤波器广泛应用在数字接收领域,是数字下变频器的核心部分。目前,抽取滤波器的实现方法有3种:单片通用数字滤波器集成电路、DSP和可编程逻辑器件。使用单片通用数字滤波器很方便,但字长和阶数的规格较少,不能完全满足实际需要。使用DSP虽然简单,但程序要顺序执行,执行速度必然慢。现场可编程门阵列(FPGA)有着规整的
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:219136
    • 提供者:weixin_38697659
  1. 基于下变频和IQ解调的外差型相位敏感光时域反射技术的模式识别

  2. 基于模拟下变频器、数字IQ解调和反向传播(BP)神经网络, 采用现场可编程门阵列结合数字信号处理器(FPGA+DSP)的数据采集和处理架构, 提出了一种全嵌入式高信噪比(SNR)、高分辨率和低成本的外差型相位敏感光时域反射(Φ-OTDR)技术模式识别方法。针对外差型Φ-OTDR技术, 使用DSP、FPGA及其外围硬件电路替代原有的GHz级高速采集卡和信号发生器, 减小了系统的体积和成本。在此基础上, 设计了基于时空域二维图提取形态学特征的方法, 并采用BP神经网络进行分类识别; 所提方法相对于传
  3. 所属分类:其它

    • 发布日期:2021-02-04
    • 文件大小:10485760
    • 提供者:weixin_38622467
  1. 基于FPGA的宽带数字接收机变带宽数字下变频器设计

  2. 摘  要: 基于FPGA芯片Stratix II EP2S60F672C4设计了一个适用于宽带数字接收机的带宽可变的数字下变频器(VB-DDC)。该VB-DDC结合传统数字下变频结构与多相滤波结构的优点,实现了对输入中频信号的高效高速处理,同时可以在较大范围内对信号处理带宽灵活配置。硬件调试结果验证了本设计的有效性。   变带宽数字下变频器(VB-DDC)可以对多种带宽的输入信号进行处理,因此在雷达、通信、电子侦察等领域有广泛应用。商用数字下变频器,如Intersil公司单通道DDC HSP5
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:420864
    • 提供者:weixin_38576779
  1. 宽带数字下变频器的FPGA实现

  2. 随着软件无线电理论的日趋成熟,软件无线电技术越来越多地应用到军用或民用通信系统中。其中,数字下变频技术(DDC)是软件无线电中的技术之一。数字下变频工作在模拟前端输入模拟信号经模数转换之后,而在终端设备的数字信号处理之前,它主要用于实现将中频信号频谱变到零中频后,再对信号进行抽取,使采样速率变至后端数字信号处理单元所需要的处理速率。     目前随着A/D变换越来越向射频前端发展,高速采样速率对后续的数字信号处理和整个系统的协调工作带来了越来越大的压力。为了解决高速采样的大数据量与现有DSP器
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:677888
    • 提供者:weixin_38689338
« 12 »