数据采集系统中基于FPGA消除尖峰脉冲干扰pdf,48
化工自动化及仪表
第36卷
WHEN C00]n= >daTA data dAtA datAdaTA NULL
号经过倍频、辨向、计数后的时序图。
END CASE
2μ4
3
5μs6
END IF
在该描述中可见,电路中还引人了一个时钟信
B
号来同步计数器的操作,此时钟信号除了驱动该计
数模块的比较和计数操作按一定的时间问隔执行
Ok
外,还起到了抗干扰的功能。采用了外部时钟来使
clk
count
计数操作同步,只有在同步时
为满足现代通信技术、雷达技术、电子测量以及光电应用领域对高稳定度高准确度时钟的要求,设计了一种基于数字锁相环的晶振同步系统。系统以基于FPGA数字延迟线的高分辨率鉴频鉴相器以及在MicroBlaze核中实现的卡尔曼数字环路滤波器为核心,通过16 bit DAC微调本地晶振振荡频率,使其同步于GPS秒脉冲,从而获得了高准确度高、稳定度的本地时钟。