您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于FPGA的移动通信中卷积码编码器设计

  2. 卷积码是一种性能优良的差错控制编码。介绍了卷积码编码原理,基于FPGA利用VHDL硬件描述语言实现了一个(2,1,9)卷积码编码器。给出了仿真结果,并在FPGA器件上验证实现。仿真及测试结果表明,达到了预期的设计要求,并用于实际项目中。
  3. 所属分类:其它

    • 发布日期:2020-08-07
    • 文件大小:305152
    • 提供者:weixin_38743391
  1. EDA/PLD中的一种基于FPGA的Viterbi译码器优化算法

  2. 1 引 言   由于卷积码优良的性能,被广泛应用于深空通信、卫星通信和2G、3G移动通信中。卷积码有三种译码方法:门限译码、概率译码和Viterbi算法,其中Viterbi算法是一种基于网格图的最大似然译码算法,是卷积码的最佳译码方式,具有效率高、速度快等优点。从工程应用角度看,对Viterbi译码器的性能*价指标主要有译码速度、处理时延和资源占用等。本文通过对Viterbi译码算法及卷积码编码网格图特点的分析,提出一种在FPGA设计中,采用全并行结构、判决信息比特与路径信息向量同步存储以及路
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:169984
    • 提供者:weixin_38612568
  1. 一种基于FPGA的Viterbi译码器优化算法

  2. 1 引 言   由于卷积码优良的性能,被广泛应用于深空通信、卫星通信和2G、3G移动通信中。卷积码有三种译码方法:门限译码、概率译码和Viterbi算法,其中Viterbi算法是一种基于网格图的似然译码算法,是卷积码的译码方式,具有效率高、速度快等优点。从工程应用角度看,对Viterbi译码器的性能*价指标主要有译码速度、处理时延和资源占用等。本文通过对Viterbi译码算法及卷积码编码网格图特点的分析,提出一种在FPGA设计中,采用全并行结构、判决信息比特与路径信息向量同步存储以及路径度量量
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:210944
    • 提供者:weixin_38526823