您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于FPGA的电子琴动态录音与回放系统的设计

  2. 大多数的电子琴设计都有弹奏和播放功能,但能自动对弹奏的乐曲进行动态录音并可改变回放快慢的设计却很少,而该设计采用VHDL语言有限状态机的设计方法对ROM/RAM控制电路进行编程,基于Quartus 6.0开发平台仿真编译,下载到FPGA芯片(CycloneII EP2C8Q208)中测试,准确地实现了电子琴动态录音与回放并快慢可调功能。实验表明采用FPGA实现音乐存储、动态录音与回放演奏系统是可行的,为实现音乐存储与播放展示了良好的应用前景,也为各类多媒体大容量语音芯片系统设计提供了一种新的技
  3. 所属分类:嵌入式

    • 发布日期:2010-11-26
    • 文件大小:610304
    • 提供者:sheng12
  1. 数字化语音存储与回放设计

  2. 本设计数字化语音存储与回放系统的是对语音信号进行录音和放音,并实现数字化控制。本设计研究的是基于FPGA控制下的语音存储与回放系统。
  3. 所属分类:硬件开发

    • 发布日期:2011-08-23
    • 文件大小:2097152
    • 提供者:islandhjn
  1. 基于FPGA的语音存储与回放系统设计

  2. 音频信号放大电路如图2所示。第一级放大(-4.7)倍。IRD120实现自动增益控制,当开关打到1的位置是增益自动控制,当开关打到2的位置是手动控制。增益自动、手动控制是利用场效应管工作在可变电阻区,漏源电阻受栅源电压控制的特性。第二级放大(+101)倍。第三级放大倍数可调,最大(-20)倍,保证ADC0809满量程转换。
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:264192
    • 提供者:weixin_38609401
  1. 基于FPGA的嵌入式数字化语音录制与回放的设计实现

  2. 0引言随着微电子技术的发展,系统集成向高速、高集成度、低功耗发展已经成为必然,同时SoPC技术也应用而生。SoPC将软硬件集成于单个可编程逻辑器件平台,使得系统设计更加简洁灵活。SoPC综合了SoC,PLD和FPGA的优点,集成了硬核和软核CPU、OSP、存储器、外围I/O及可编程逻辑,用户可以利用SoPC平台自行设计高速、高性能的CPU和DSP处理器,使得电子系统设计进入一个崭新的模式。该设计运用SoPC技术实现嵌入式数字化语音录制与回放。其中,介绍了在FPGA上构建WM8731的I2C总线,
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:455680
    • 提供者:weixin_38701312
  1. 单片机与DSP中的基于ADPCM的数字语音存储与回放系统设计方案(二)

  2. 4 程序设计   系统软件部分由单片机的C51语言和FPGA的Ver-ilogHDL语言组成。其中,单片机主要完成用户输入输出处理和系统的控制,FPGA主要完成需要严格时序控制(如数据采集、频谱显示)以及大规模数据计算(如FFT、ADPCM 编码)等。整个系统的设计中模块化思想贯穿始终,采用菜单键选择所用功能,系统流程图如图10 所示。      5方案测试与结果   5.1 测试仪器   测试仪器包括直流稳压稳流电源,型号为SG1733SB3A;60M 数字存储示波器,型号为Tekt
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:123904
    • 提供者:weixin_38732519
  1. 单片机与DSP中的基于ADPCM的数字语音存储与回放系统设计方案(一)

  2. 摘要:系统以单片机和FPGA为控制核心,实现了语音存储与回放系统。该系统设计方案能够采集模拟语音信号以及耳机立体声信号,以ADPCM(自适应差分编码)的方式提高了存储器的利用率,语音存储时间可达2 min;基于短时傅里叶变换原理,实现了语音信号的频谱分析与实时显示。同时,利用立体声音频功放播放语音,每声道音量可调并具有静噪功能。此外,该方案还采用预加重、去加重、抗混叠滤波等措施,有效地提高了信噪比。语音回放质量良好,存储时间较长。   0 引言   由单片机与FPGA共同完成语音的录制与回放
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:300032
    • 提供者:weixin_38752830
  1. EDA/PLD中的基于FPGA的语音存储与回放系统设计

  2. 1 设计要求   设计并制作一个数字化语音存储与回放系统,其示意图如图1所示。 图1 数字化语音存储与回放系统示意图   (1)放大器1的增益为46dB,放大器2的增益为40dB,增益均可调;   (2)带通滤波器:通带为300Hz~3.4kHz;   (3)ADC:采样频率fs=8kHz,字长=8位;   (4)语音存储时间≥10s;   (5)DAC:变换频率fc=8kHz,字长=8位;   (6)回放语音质量良好。   不能使用单片语音专用芯片实现本系统。   2
  3. 所属分类:其它

    • 发布日期:2020-11-03
    • 文件大小:263168
    • 提供者:weixin_38537968
  1. 基于FPGA的语音存储与回放系统设计

  2. 1 设计要求   设计并制作一个数字化语音存储与回放系统,其示意图如图1所示。 图1 数字化语音存储与回放系统示意图   (1)放大器1的增益为46dB,放大器2的增益为40dB,增益均可调;   (2)带通滤波器:通带为300Hz~3.4kHz;   (3)ADC:采样频率fs=8kHz,字长=8位;   (4)语音存储时间≥10s;   (5)DAC:变换频率fc=8kHz,字长=8位;   (6)回放语音质量良好。   不能使用单片语音专用芯片实现本系统。   2
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:367616
    • 提供者:weixin_38627521
  1. 基于ADPCM的数字语音存储与回放系统设计方案(二)

  2. 4 程序设计   系统软件部分由单片机的C51语言和FPGA的Ver-ilogHDL语言组成。其中,单片机主要完成用户输入输出处理和系统的控制,FPGA主要完成需要严格时序控制(如数据采集、频谱显示)以及大规模数据计算(如FFT、ADPCM 编码)等。整个系统的设计中模块化思想贯穿始终,采用菜单键选择所用功能,系统流程图如图10 所示。      5方案测试与结果   5.1 测试仪器   测试仪器包括直流稳压稳流电源,型号为SG1733SB3A;60M 数字存储示波器,型号为Tekt
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:130048
    • 提供者:weixin_38553466
  1. 基于ADPCM的数字语音存储与回放系统设计方案(一)

  2. 摘要:系统以单片机和FPGA为控制,实现了语音存储与回放系统。该系统设计方案能够采集模拟语音信号以及耳机立体声信号,以ADPCM(自适应差分编码)的方式提高了存储器的利用率,语音存储时间可达2 min;基于短时傅里叶变换原理,实现了语音信号的频谱分析与实时显示。同时,利用立体声音频功放播放语音,每声道音量可调并具有静噪功能。此外,该方案还采用预加重、去加重、抗混叠滤波等措施,有效地提高了信噪比。语音回放质量良好,存储时间较长。   0 引言   由单片机与FPGA共同完成语音的录制与回放,可
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:330752
    • 提供者:weixin_38649657