您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于多核DSP并行调度机制的实现

  2. 光电经纬仪是最早、最广泛应用于飞行器测控领域的光电跟踪测量设备,它 的组成部分包括大地测量光学经纬仪、激光跟踪测量系统、微机控制系统与图像 处理系统组成。光电经纬仪通过记录飞行过程中的目标图像,并测量传动机架的 角度,从而获得目标飞行参数,它在飞行实况记录中发挥重要的作用 [1] 。此外, 它还可以实现迅速定位目标位置和自动跟踪高速目标,已被广泛地应用于诸如航 天发射、飞行器测控等光电测量领域 [1] 。 随着数字图像处理等技术的发展,光电经纬仪由胶片式成像向数字式成像转 变。此外,高帧速率、
  3. 所属分类:硬件开发

    • 发布日期:2018-01-13
    • 文件大小:2097152
    • 提供者:drjiachen
  1. 基于FPGA的高带宽存储接口设计

  2. 文中详细地分析了Altera公司Cyclone V FPGA器件的硬核存储控制器底层架构和外部接口,并在此基础上对Controller和PHY进行了功能仿真。仿真结果表明硬核存储控制器和PHY配合工作时的功能与设计预期相符,性能优良,适合于在当前FPGA的外部存储带宽需求日益增长的场合下应用。
  3. 所属分类:其它

    • 发布日期:2020-08-30
    • 文件大小:215040
    • 提供者:weixin_38514872
  1. 高速图像处理系统中DDR2-SDRAM接口的设计

  2. 为了满足高速图像处理系统中需要高接口带宽和大容量存储的目的,采用了FPGA外接DDR2-SDRAM的设计方法,提出一种基于VHDL语言的DDR2-SDRAM控制器的方案,针对高速图像处理系统中的具体情况,在Xilinx的ML506开发板上搭建了简单的图像处理系统平台并进行了连续读/写标准VGA格式图像数据的实验,在显示端得到了清晰不掉帧的图像结果,具有结构简单和高速存取图像的特点。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:191488
    • 提供者:weixin_38570459
  1. DSP中的基于DSP的数字存储示波卡的设计方案

  2. 摘要:介绍了一种基于DSP的双通道数字存储示波器的设计方案。该数字存储示波器主要由DSP数字信号处理器、前端调理电路、A/D转换模块,数字存储模块,FPGA芯片、电源模块等组成,实现了高速数据采集和大容量的数字存储以及很高的模拟带宽。   1.引言   数字存储示波器有别于一般的模拟示波器,它是将采集到的模拟电压信号转换为数字信号,由内部的微处理器进行分析、处理、存储、显示或打印等操作。这类示波器通常具有程控和遥控能力,通过GPIO接口还可将数据传输到计算机等外部设备进行分析处理。随着大规模
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:224256
    • 提供者:weixin_38515270
  1. 嵌入式系统/ARM技术中的基于FPGA的高带宽存储接口设计

  2. 导读:本文详细地分析了Altera公司Cyclone V FPGA器件的硬核存储控制器底层架构和外部接口,并在此基础上对Controller和PHY进行了功能仿真。仿真结果表明硬核存储控制器和PHY配合工作时的功能与设计预期相符,性能优良,适合于在当前FPGA的外部存储带宽需求日益增长的场合下应用。   如今,越来越多的应用场景都需要FPGA能够和外部存储器之间建立数据传输通道,如视频、图像处理等领域,并且对数据传输通道的带宽也提出了较大的需求,这就导致了FPGA和外部Memory接口的实际有
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:224256
    • 提供者:weixin_38675506
  1. EDA/PLD中的Actel新款IP内核可简化FPGA系统设计

  2. Actel公司近日为其FPGA推出一款新的IP内核,该产品为双倍数据率(DDR)的SDRAM存储器提供了高性能的同步接口。 新推的CoreDDR内核具有完全的管道架构,支持1,024MB存储器,能为消费电子、通信、工业和军事应用提供较高的数据率。此外该内核的存储器控制器能根据系统和存储器特性需求进行定制,可设计最大的存储带宽并提高系统性能。 CoreDDR控制器专为Actel基于反熔丝(Antifuse)的Axcelerator与RTAX-S FPGA而设计,支持标准SDRAM芯
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:45056
    • 提供者:weixin_38620839
  1. Actel新款IP内核可简化FPGA系统设计

  2. Actel公司近日为其FPGA推出一款新的IP内核,该产品为双倍数据率(DDR)的SDRAM存储器提供了高性能的同步接口。 新推的CoreDDR内核具有完全的管道架构,支持1,024MB存储器,能为消费电子、通信、工业和军事应用提供较高的数据率。此外该内核的存储器控制器能根据系统和存储器特性需求进行定制,可设计的存储带宽并提高系统性能。 CoreDDR控制器专为Actel基于反熔丝(Antifuse)的Axcelerator与RTAX-S FPGA而设计,支持标准SDRAM芯片和
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:44032
    • 提供者:weixin_38693419
  1. 基于FPGA的高带宽存储接口设计

  2. 导读:本文详细地分析了Altera公司Cyclone V FPGA器件的硬核存储控制器底层架构和外部接口,并在此基础上对Controller和PHY进行了功能仿真。仿真结果表明硬核存储控制器和PHY配合工作时的功能与设计预期相符,性能优良,适合于在当前FPGA的外部存储带宽需求日益增长的场合下应用。   如今,越来越多的应用场景都需要FPGA能够和外部存储器之间建立数据传输通道,如视频、图像处理等领域,并且对数据传输通道的带宽也提出了较大的需求,这就导致了FPGA和外部Memory接口的实际有
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:221184
    • 提供者:weixin_38647039