探讨了一种数字移频法啸叫检测与抑制音频功率放大实验测试系统设计方案,用来实现带啸叫检测与抑制音频功率放大.系统以FPGA为控制核心,通过数字移频技术实现啸叫抑制.借助DE2自带的WM8731实现对音频信号的数字采集和输出,利用FPGA内部NCO核实现数字移频,将移频后的数据流通过FIR带通滤波器以保留信号的有效成分.利用OPA134作为前段拾音电路主要放大器件、TPA3112D1作为功率放大器件,利用LCD显示啸叫频率,阐述了啸叫检测与抑制原理、系统软硬件架构以及基于带啸叫检测与抑制的音频功率放