您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于FPGA的高效FIR滤波器的设计与实现

  2. 摘要:该文在介绍有限冲激响应(FIR)数字滤波器理论及常见实现方法的基础上,提出了一种基于FPGA的高效实现方案。该方案采用对称结构、加法和移位代替乘法运算、优化的CSD编码、流水线和级联技术等方面对传统的设计方法进行了改进,并借助FPGA滤波器芯片和Quartus II软件、Matlab软件对该方案进行了仿真验证。仿真实验结果表明:此种FIR滤波器的实现方法运算速度快、实时性好、节省硬件资源,其性能优于传统的FIR滤波器设计方法。
  3. 所属分类:硬件开发

    • 发布日期:2009-05-29
    • 文件大小:112640
    • 提供者:houxinqiang88
  1. 单片机应用技术选编(7)

  2. 内容简介    《单片机应用技术选编》(7) 选编了1998年国内50种科技期刊中有关单片机开发应用的文 章共510篇,其中全文编入的有113篇,摘要编入的397篇。全书共分八章,即单片机综合 应用技术;智能仪表与测试技术;网络、通信与数据传输;可靠性与抗干扰技术;控制系统 与功率接口技术;电源技术;实用设计;文章摘要。    本书具有重要实用价值,书中介绍的新技术、新器件以及单片机应用系统的软、硬件资 料有助于减少产品研制过程中的重复性劳动,提高单片机应用技术水平,是从事单片机应用 开发技
  3. 所属分类:硬件开发

    • 发布日期:2010-05-19
    • 文件大小:13631488
    • 提供者:zgraeae
  1. 基于流水线技术的并行高效FIR滤波器设计

  2. :基于流水线技术,利用FPGA进行并行可重复配置高精度的FIR滤波器设计。使用VHDL可以很方便地改变滤波器的系数和阶数。在DSP中采用这种FIR滤波器的设计方法可以充分发挥FPGA的优势。
  3. 所属分类:硬件开发

    • 发布日期:2009-03-07
    • 文件大小:95232
    • 提供者:shinco3006
  1. 基于改进DA算法和流水线技术的FIR数字滤波器设计

  2. 提出了一种改进的分布式算法和一种具有流水线结构的加法树乘法器,设计了一种在FPGA上实现的FIR数字滤波器。介绍了改进的DA算法,对采用FPGA实现直接型结构移位相加乘法器FIR滤波器和改进DA算法的高速FIR滤波器的性能进行了比较。用VHDL在Quartus II平台上进行了仿真,给出了实现高效滤波功能的设计结果及不同算法的资源占用比较。
  3. 所属分类:其它

    • 发布日期:2020-07-05
    • 文件大小:545792
    • 提供者:weixin_38725426
  1. 基于FPGA的高效FIR滤波器的设计

  2. 本文利用辅助Matlab设计工具, 设计了一种基于FPGA且可满足测井需求的高阶快速数字滤波器,供读者设计参考。
  3. 所属分类:其它

    • 发布日期:2020-08-05
    • 文件大小:89088
    • 提供者:weixin_38606466
  1. 基于FPGA实现FIR滤波器的研究

  2. 针对在FPGA中实现FIR滤波器的关键--乘法运算的高效实现进行了研究,给了了将乘法化为查表的DA算法,并采用这一算法设计了FIR滤波器。 数字滤波器是语音与图像处理、模式识别、雷达信号处理、频谱分析等应用中的一种基本的处理部件,它能满足波器对幅度和相位特性的严格要求,避免模拟乙波器所无法克服的电压漂移、温度漂移和噪声等问题。
  3. 所属分类:其它

    • 发布日期:2020-08-10
    • 文件大小:185344
    • 提供者:weixin_38516190
  1. 基于FPGA的高效FIR滤波器设计与实现

  2. 给出了一种基于FPGA的数字滤波器的设计方法。该方法先通过MATLAB设计出一个具有具体指标的FIR滤波器, 再对滤波器系数进行处理, 使之便于在FPGA中实现, 然后采用基于分布式算法和CSD编码的滤波器结构进行设计, 从而避免了乘法运算, 节约了硬件资源,其流水线的设计方式也提高了运行速度。Matlab和Modelsim仿真表明, 该设计功能正确, 能实现快速滤波。
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:452608
    • 提供者:weixin_38747906
  1. 基于RAG-n算法的低成本FIR滤波器实现

  2. 基于FIR数字滤波器多常数乘法的图表示法,利用MATLAB对RAG-n算法进行了实现。通过仿真该算法在大多数情况下都可以高效地解决加法器优化问题,有效降低了FIR滤波器常系数乘法的复杂度。在FPGA上用Verilog HDL语言对优化实例进行了实现,其综合结果表明,该方法可以有效减少逻辑单元的消耗,适用于低成本数字系统设计。
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:283648
    • 提供者:weixin_38669091
  1. 单片机与DSP中的基于FPGA的高效FIR滤波器设计与实现

  2. 摘要: 给出了一种基于FPGA的数字滤波器的设计方法。该方法先通过MATLAB设计出一个具有具体指标的FIR滤波器, 再对滤波器系数进行处理, 使之便于在FPGA中实现, 然后采用基于分布式算法和CSD编码的滤波器结构进行设计, 从而避免了乘法运算, 节约了硬件资源,其流水线的设计方式也提高了运行速度。Matlab和Modelsim仿真表明, 该设计功能正确, 能实现快速滤波。   0 引言   数字滤波器在语音与图像处理、模式识别、雷达信号处理、频谱分析等应用中都具有重要作用。它能避免模拟
  3. 所属分类:其它

    • 发布日期:2020-11-03
    • 文件大小:449536
    • 提供者:weixin_38563176
  1. 单片机与DSP中的基于流水线技术的并行高效FIR滤波器设计

  2. 摘要:基于流水线技术,利用FPGA进行并行可重复配置高精度的FIR滤波器设计。使用VHDL可以很方便地改变滤波器的系数和阶数。在DSP中采用这种FIR滤波器的设计方法可以充分发挥FPGA的优势。     关键词:FIR滤波器 FPGA 流水线技术 数字滤波器可以滤除多余的噪声,扩展信号频带,完成信号预调,改变信号的特定频谱分量,从而得到预期的结果。数字滤波器在DVB、无线通信等数字信号处理中有着广泛的应用。在数字信号处理中,传统滤波器通过高速乘法累加器实现,这种方法在下一个采样周期到来期间
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:219136
    • 提供者:weixin_38520192
  1. 单片机与DSP中的基于FPGA实现FIR滤波器的研究

  2. 摘要:针对在FPGA中实现FIR滤波器的关键--乘法运算的高效实现进行了研究,给了了将乘法化为查表的DA算法,并采用这一算法设计了FIR滤波器。通过FPGA仿零点验证,证明了这一方法是可行和高效的,其实现的滤波器的性能优于用DSP和传统方法实现FIR滤波器。最后介绍整数的CSD表示和还处于研究阶段的根据FPGA实现的要求改进的最优表示。 关键词:FPGA DA FIR滤波器 CSD数字滤波器是语音与图像处理、模式识别、雷达信号处理、频谱分析等应用中的一种基本的处理部件,它能满足波器对幅度和
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:90112
    • 提供者:weixin_38659159
  1. 带啸叫检测与抑制的音频功率放大器

  2. 探讨了一种数字移频法啸叫检测与抑制音频功率放大实验测试系统设计方案,用来实现带啸叫检测与抑制音频功率放大.系统以FPGA为控制核心,通过数字移频技术实现啸叫抑制.借助DE2自带的WM8731实现对音频信号的数字采集和输出,利用FPGA内部NCO核实现数字移频,将移频后的数据流通过FIR带通滤波器以保留信号的有效成分.利用OPA134作为前段拾音电路主要放大器件、TPA3112D1作为功率放大器件,利用LCD显示啸叫频率,阐述了啸叫检测与抑制原理、系统软硬件架构以及基于带啸叫检测与抑制的音频功率放
  3. 所属分类:其它

    • 发布日期:2021-02-07
    • 文件大小:650240
    • 提供者:weixin_38702844
  1. 基于FPGA实现FIR滤波器的研究

  2. 摘 要:针对在FPGA中实现FIR滤波器的关键——乘法运算的高效实现进行了研究,给出了将乘法化为查表的DA算法,并采用这一算法设计了FIR滤波器。通过FPGA仿真验证,证明了这一方法是可行和高效的,其实现的滤波器的性能优于用DSP和传统方法实现的FIR滤波器。最后介绍了整数的CSD表示和还处于研究阶段的根据FPGA实现的要求改进的最优表示。  关键词:FPGADAFIR滤波器CSD  数字滤波器是语音与图像处理、模式识别、雷达信号处理、频谱分析等应用中的一种基本的处理部件,它能满足滤波器对幅度和
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:314368
    • 提供者:weixin_38559727
  1. 一种基于MATLAB及FPGA的FIR低通滤波器的设计与实现

  2. 充分利用有限冲击响应数字滤波器(Finite Impulse Response digital filter ,FIR)系数的对称特性,借助于MATLAB语言和现场可编程门阵列(FPGA)实现了一种高效的低通滤波器。设计过程中通过简化的VHDL语言编写程序,实现了加减乘法运算,使用优化的CSD编码技术缩短了乘法器的运算时间,采用FPGA滤波器芯片和QuartusⅡ软件搭建仿真电路、用Matlab软件进行理论验证。实验结果基本符合理论值,验证了此种滤波器的实现方法简单,计算速度快,节省硬件资源,抗
  3. 所属分类:其它

    • 发布日期:2021-01-31
    • 文件大小:1048576
    • 提供者:weixin_38597970
  1. 一种基于频分复用信号的宽带数字收发设计

  2. 介绍了一种基于频分复用信号的宽带数字收发设计。根据软件无线电基本理论给出了系统的硬件具体实现和软件处理流程,描述了基于FPGA平台的并行FIR滤波器和并行CIC滤波器的高效实现方法。给出了宽带数字收发系统的仿真和测试结果。该系统硬件结构简洁,逻辑资源开销小,通用性和扩展性强。
  3. 所属分类:其它

    • 发布日期:2021-01-28
    • 文件大小:944128
    • 提供者:weixin_38736529
  1. 基于FPGA的高效FIR滤波器设计与实现

  2. 摘要: 给出了一种基于FPGA的数字滤波器的设计方法。该方法先通过MATLAB设计出一个具有具体指标的FIR滤波器, 再对滤波器系数进行处理, 使之便于在FPGA中实现, 然后采用基于分布式算法和CSD编码的滤波器结构进行设计, 从而避免了乘法运算, 节约了硬件资源,其流水线的设计方式也提高了运行速度。Matlab和Modelsim仿真表明, 该设计功能正确, 能实现快速滤波。   0 引言   数字滤波器在语音与图像处理、模式识别、雷达信号处理、频谱分析等应用中都具有重要作用。它能避免模拟
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:600064
    • 提供者:weixin_38733281