您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 单片机应用技术选编(7)

  2. 内容简介    《单片机应用技术选编》(7) 选编了1998年国内50种科技期刊中有关单片机开发应用的文 章共510篇,其中全文编入的有113篇,摘要编入的397篇。全书共分八章,即单片机综合 应用技术;智能仪表与测试技术;网络、通信与数据传输;可靠性与抗干扰技术;控制系统 与功率接口技术;电源技术;实用设计;文章摘要。    本书具有重要实用价值,书中介绍的新技术、新器件以及单片机应用系统的软、硬件资 料有助于减少产品研制过程中的重复性劳动,提高单片机应用技术水平,是从事单片机应用 开发技
  3. 所属分类:硬件开发

    • 发布日期:2010-05-19
    • 文件大小:13631488
    • 提供者:zgraeae
  1. 基于FPGA的数字秒表设计

  2. 本科生毕业论文(设计)开题报告书 题 目: 基于FPGA的数字秒表设计 学生姓名: *********** 学 号: ********** 专业班级: 自动化******班 指导老师: ************ 2010年 3 月 20 日 论文(设计)题目 ISP技术及其应用研究 课题目的、意义及相关研究动态: 课题设计的主要目的:运用所学的数字电子技术的基本知识和数字电子电路的设计方法,将数字电子技术的基础知识与EDA技术有机地联系起来,EDA电子仿真软件的仿真功能强大,具有完备的文件库,
  3. 所属分类:嵌入式

    • 发布日期:2010-06-16
    • 文件大小:747520
    • 提供者:sanpao2010
  1. 基于MCS51单片机温度控制系统

  2. 常用的温度检测元件主要有热电偶、热电阻、热敏电阻等。热电偶主要是利用两种不同金属的热电效应,产生接触电势随温度变化而变化,从而达到测温的目的。测量准确,价格适中测温范围宽,线性度较好。但其输出电压受冷端温度影响,需要进行冷端温度补偿,使电路变得复杂,在本题中并非最佳方案。 热敏电阻由金属氧化物或半导体材料制成,灵敏度高、热惰性小、寿命长、价格便宜。但其测量的稳定性和复现性差,测量精度无法满足本题发挥部分0.2℃的要求。而且线性度差,需要进行查表线性拟合,大大浪费控制器的资源,因此不能选用。 热
  3. 所属分类:硬件开发

    • 发布日期:2009-04-10
    • 文件大小:1048576
    • 提供者:wanglianhuan
  1. FPGA实现直接数字频率合成(DDS)的原理、电路结构和优化方法

  2. DDS在相对带宽、频率转换时间、相位连续性、正交输出、高分辨力以及集成化等方面都远远超过了传统频率合成技术所能达到的水平,为系 统提供了优于模拟信号源的性能。利用DDS技术可以很方便地实现多种信号。本设计的核心部分正是基于DDS技术,进行所需中频信号源的设计。
  3. 所属分类:硬件开发

    • 发布日期:2009-04-19
    • 文件大小:33792
    • 提供者:jamessunsz
  1. EES303 e-elements.pdf

  2. Artix-7核心板是依元素科技有限公司(E-elements)基于最新的Artix-7 FPGA研发的面向学生竞赛的数字电 路开发平台。该平台提供了可靠的基础配置,节约了开发时间,丰富的扩展接口也保证了学生在创新设计 上的需要。Contents 1目录 1.11概述 122板卡供电 1.33时钟和复位 144FPGA配置 1.55通用IO接口 1.66USB-UART/JTAG接口 1.77SRAM接口 6 188PMOD接口 ··.· 7 1.99FX8接口 1.1010EES353(底板)
  3. 所属分类:硬件开发

    • 发布日期:2019-08-31
    • 文件大小:3145728
    • 提供者:qq_42560911
  1. 基于FPGA的高精度时间数字转换电路的设计与实现

  2. 本本基于 FPGA的时间数字转换电路设计在占用较少芯片资源的前提下,实现了很高的测量精度,工作时数据转换速度也在纳秒级。
  3. 所属分类:其它

    • 发布日期:2020-07-30
    • 文件大小:123904
    • 提供者:weixin_38642636
  1. 基于DDS的励磁恒流源设计

  2. 文中提出一种基于FPGA的DDS信号发生器。信号发生电路采用直接数字频率合成技术,即DDS(Direct Digital Frequency Synth-esis)。它是以全数字技术,从相位概念出发,直接合成所需波形的一种新的频率合成技术。是将先进的数字处理技术和方法引入信号合成领域,把一系列数字量形式的信号通过数/模转换器转换成模拟信号,在时域中进行频率合成。直接数字频率合成器的主要优点是:输出信号频率相对带宽较宽;频率分辨力好、转换时间快;频率变化时相位保持连续;集成度高,体积小,控制方便等
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:356352
    • 提供者:weixin_38735101
  1. 基于FPGA的DDS励磁恒流源设计

  2. 文中提出一种基于FPGA的DDS信号发生器。信号发生电路采用直接数字频率合成技术,即DDS(Direct Digital Frequency Synth-esis)。它是以全数字技术,从相位概念出发,直接合成所需波形的一种新的频率合成技术。是将先进的数字处理技术和方法引入信号合成领域,把一系列数字量形式的信号通过数/模转换器转换成模拟信号,在时域中进行频率合成。直接数字频率合成器的主要优点是:输出信号频率相对带宽较宽;频率分辨力好、转换时间快;频率变化时相位保持连续;集成度高,体积小,控制方便等
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:242688
    • 提供者:weixin_38500090
  1. 数据转换/信号处理中的基于AD9851的信号发生器设计方案

  2. 导读:本方案通过AD9851,完成了基于高精度DDS芯片AD9851的正弦波信号发生器的设计与验证。   1 前言   直接数字频率合成DDS(Direct Digital Syndaesis)是实现数字化的一项关键技术,广泛应用于电信与电子仪器领域DDS通常是在CPLD或FPGA内设置逻辑电路实现的,但由于DDS输出受到D/A转换器的速率及D/A转换后I/V转换中运放的带宽增益和响应时间的限制,CPLD和FPGA内部实现方案在高频段信号幅值已不稳定。   2 AD9851简介   AD
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:307200
    • 提供者:weixin_38735570
  1. 基于AD9851的正弦信号发生器设计

  2. 直接数字频率合成DDS(Direct Digital Syndaesis)是实现数字化的一项关键技术,广泛应用于电信与电子仪器领域DDS通常是在CPLD或FPGA内设置逻辑电路实现的,但由于DDS输出受到D/A转换器的速率及D/A转换后I/V转换中运放的带宽增益和响应时间的限制,CPLD和FPGA内部实现方案在高频段信号幅值已不稳定。
  3. 所属分类:其它

    • 发布日期:2020-10-24
    • 文件大小:353280
    • 提供者:weixin_38592405
  1. EDA/PLD中的基于FPGA的高精度时间数字转换电路设计

  2. 摘要:本文介绍一种基于 FPGA高精度时间数字转换电路的设计方法,利用片内锁相环(PLL)和环形移位寄存器,采用不高的系统时钟便可得到很高的时间分辨率,且占用较少逻辑资源。可作为功能电路独立使用,也可作为 IP核方便地移植到其他片上系统(SOC)中。在 Altera公司的 Stratix和 Cyclone系列芯片上实现时,时间分辨率昀高可达 3.3ns。时序仿真和硬件测试表明该方法的可行性和准确性。   1.引言   时间数字转换电路 TDC (Time to Digital Convert
  3. 所属分类:其它

    • 发布日期:2020-11-11
    • 文件大小:173056
    • 提供者:weixin_38666823
  1. 电子测量中的基于数字频率合成DDS的正弦信号发生器设计

  2. 1 引言   直接数字频率合成DDS(Direct Digital Syndaesis)是实现数字化的一项关键技术,广泛应用于电信与电子仪器领域DDS通常是在CPLD或FPGA内设置逻辑电路实现的,但由于DDS输出受到D/A转换器的速率及D/A转换后I/V转换中运放的带宽增益和响应时间的限制,CPLD和FPGA内部实现方案在高频段信号幅值已不稳定。因此,这里介绍一种基于DDS器件AD9851的信号发生器设计方案。   2 AD9851简介   AD9851是ADI公司采用先进CMOS技术生
  3. 所属分类:其它

    • 发布日期:2020-11-10
    • 文件大小:312320
    • 提供者:weixin_38719643
  1. EDA/PLD中的基于FPGA的直接数字频率合成技术设计

  2. 摘要:介绍了利用现场可编程逻辑门阵列FPGA实现直接数字频率合成(DDS)的原理、电路结构和优化方法。重点介绍了DDS技术在FPGA中的实现方法,给出了采用ALTERA公司的ACEX系列FPGA芯片EP1K30TC进行直接数字频率合成的VHDL源程序。 关键词:直接数字频率合成(DDS);现场可编程逻辑门阵列(FPGA);EP1K30TC-144直接数字频率合成(Direct Digital Fraquency Syn-thesis即DDFS,一般简称DDS)是从相位概念出发直接合成所需
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:86016
    • 提供者:weixin_38729336
  1. 三维成像激光雷达高带宽数据采集与存储系统

  2. 设计了三维成像激光雷达高带宽数据采集与存储系统。为保证系统存储的实时性,通过PCIE 3.0 (peripheral component interface express 3.0)将数据传输到计算机,将回波数据存储到固态硬盘(SSD)大容量盘阵中。针对系统中多片模数转换器(ADCs)采样数据不同步问题,提出了高速信号同步触发电路及现场可编程逻辑门阵列(FPGA)固有路径延迟校准算法。为了精确测量激光雷达内光路触发脉冲与系统时钟之间的延时量,设计了基于多级输入输出延迟(IODELAY)单元的时间
  3. 所属分类:其它

    • 发布日期:2021-01-26
    • 文件大小:12582912
    • 提供者:weixin_38614391
  1. 基于数字频率合成DDS的正弦信号发生器设计

  2. 1 引言   直接数字频率合成DDS(Direct Digital Syndaesis)是实现数字化的一项关键技术,广泛应用于电信与电子仪器领域DDS通常是在CPLD或FPGA内设置逻辑电路实现的,但由于DDS输出受到D/A转换器的速率及D/A转换后I/V转换中运放的带宽增益和响应时间的限制,CPLD和FPGA内部实现方案在高频段信号幅值已不稳定。因此,这里介绍一种基于DDS器件AD9851的信号发生器设计方案。   2 AD9851简介   AD9851是ADI公司采用先进CMOS技术生
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:442368
    • 提供者:weixin_38569651
  1. 基于FPGA的高时间数字转换电路设计

  2. 摘要:本文介绍一种基于 FPGA高精度时间数字转换电路的设计方法,利用片内锁相环(PLL)和环形移位寄存器,采用不高的系统时钟便可得到很高的时间分辨率,且占用较少逻辑资源。可作为功能电路独立使用,也可作为 IP核方便地移植到其他片上系统(SOC)中。在 Altera公司的 Stratix和 Cyclone系列芯片上实现时,时间分辨率昀高可达 3.3ns。时序仿真和硬件测试表明该方法的可行性和准确性。   1.引言   时间数字转换电路 TDC (Time to Digital Convert
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:205824
    • 提供者:weixin_38633576