点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 基于FPGA的高精度数字频率计的设计
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
基于FPGA的高精度数字频率计的设计
基于FPGA的高精度数字频率计的设计,非常适合毕设,论文。有用。
所属分类:
硬件开发
发布日期:2009-09-06
文件大小:3145728
提供者:
flanix
基于FPGA的高精度数字频率计设计
基于FPGA的高精度数字频率计的设计 基于FPGA的高精度数字频率计的设计 基于FPGA的高精度数字频率计的设计
所属分类:
硬件开发
发布日期:2010-03-20
文件大小:3145728
提供者:
lidalida15
基于EDA、单片机的多功能频率测频计设计
(课程设计,参考资料)近年,在现代电子系统设计领域中,电子设计自动化已成为重要的设计手段。搭电路,逻辑功能的调试可被EDA中的仿真取代。这样做即可节省时间又能避免不必要的损失。数字频率计的设计,其功能是实现信号的频率、周期、占空比以及脉宽等指标的测量。本设计用到了数字系统设计理论、单片机理论、电子技术等方面的知识。基于测频原理的频率计的测量精度将随被测信号频率的降低而下降,在实习应用中局限性大,而等精度频率计不但有较高测量精度,且在整个频域内能保持测量精度恒定。具有外围电路简单,程序修改灵活和
所属分类:
嵌入式
发布日期:2011-03-23
文件大小:329728
提供者:
guanyunc
基于FPGA的多功能仪器设计(学长的大赛一等奖作品)
介绍了一种基于FPGA的多功能电子仪器设计,主要实现的功能包括高精度频率计,直接数字频率合成计(DDS)和逻辑分析仪。系统采用ALTERA公司CycloneⅡ系列的EP2C5Q208C8,在ALTERA公司的开发工具QuartusII 9.0环境下,利用Verilog HDL作为逻辑描述方法,完成本作品的设计与实现。另外,本文还将在研究中讨论FPGA驱动VGA接口的原理以及数字频率合成的原理。 关键字 FPGA;VGA;DDS;逻辑分析仪
所属分类:
硬件开发
发布日期:2011-04-21
文件大小:1048576
提供者:
xiaopang65070404
电子脉搏测试仪 数字电子技术课程设计
电子脉搏测试仪 设计任务与要求 为更好的运用所学的知识,加深对电子电路的掌握,达到创新的目的。通过实践制作一个数字频率计,学会合理的利用集成电子器件制作电路基于数字电路和模拟电路的课程设计与制作。 简述了在EDA平台上利用硬件描述语言VHDL结合CPLD/FPGA器件,设计了一种数显式脉搏测试仪。通过测试和实际应用表明:其性能稳定、工作可靠、升级方便。实现了对人体脉搏的电子测量,并且能通过外界扩音器实现听诊的功能。文章给出了系统的功能特点,设计原理,硬件电路及软件设计等。该系统利用脉冲干扰动平
所属分类:
教育
发布日期:2011-04-30
文件大小:1048576
提供者:
z363432558
基于SoPC的嵌入式数字频率计设计与实现
设计基于SoPC技术的嵌入式数字频率计实现方案。该方案以Altera公司的EP1C6芯片作为设计载体, 将IP软核、NiosⅡCPU等功能模块嵌入其中, 采用硬件语言描述、参数选择配置、功能裁剪定制等多种设计方式和软硬件协同开发手段, 在单片FPGA上构建了整个测频系统硬件, 具有精度高、功耗小、成本低、体小便携、工作可靠、开发效率高等特点, 是嵌入式应用系统设计的一次有益尝试。文中详细阐述了利用集成开发平台 QuartusⅡ进行系统硬件设计和软件调试的思路与过程。
所属分类:
其它
发布日期:2011-06-25
文件大小:1048576
提供者:
wxy08223202
多档位数字频率计设计报告
本报告详细论述了基于FPGA(Xilinx)的多档位数字频率计设计。采用 Verilog硬件描述语言,对各个单元电路及总体电路进行了细致的设计和仿真。 分频电路结构紧凑,在一个阶段的计数过程中产生所需的各个时钟信号,大大节省了系统资源。 门控电路,采用6位的十进制计数器,包含计数使能、清零、溢出标志等,并通过锁存器将固定的值送往数码管显示电路。 显示电路,采用数码管动态扫描方式。通过对档位以及所显值大小的判断,产生小数点控制信号和消隐信号,并通过动态扫描和数值一起送入对应的数码管。 系统运行良
所属分类:
嵌入式
发布日期:2012-04-23
文件大小:474112
提供者:
nainiu21961123
基于FPGA的4位数频率计设计
基于FEPGA的四位频率计,【摘要】: 在电子技术中,频率是最基本的参数之一,并且与许多电参量的测量方案、测量结果都有十分密切的关系,因此频率的测量就显得更为重要。测量频率的方法有多种,其中电子计数器测量频率具有精度高、使用方便、测量迅速,以及便于实现测量过程自动化等优点,是频率测量的重要手段之一。电子计数器测频有两种方式:一是直接测频法,即在一定闸门时间内测量被测信号的脉冲个数;二是间接测频法。如周期测频法。直接测频法适用于高频信号的频率测量,间接测频法适用于低频信号的频率测量。本文阐述了基
所属分类:
项目管理
发布日期:2012-06-04
文件大小:245760
提供者:
qqyu1122
FPGA数字频率计的设计中英对照外文文献翻译毕业设计论文人工翻译原文
基于FPGA的等精度数字频率计的设计相关中英对照外文文献翻译毕业设计论文高质量人工翻译原文带出处
所属分类:
硬件开发
发布日期:2014-02-18
文件大小:53248
提供者:
z0543812
基于FPGA数字频率计的设计
本文主要论述了利用FPGA进行测频计数,单片机实施控制多功能频率计的过程。该频率计利用等精度的设计方法,克服了基于传统测频原理的频率计的测量精度随被测信号频率的下降而下降的缺点。等精度的测量方法不但具有较高的测量精度,而且在整个频率区域保持恒定的测试精度。该频率计利用FPGA来实现频率,周期,脉宽和占空比的测量计数。利用单片机完成整个测量电路的测试控制,数据处理和显示输出。
所属分类:
硬件开发
发布日期:2008-11-30
文件大小:850944
提供者:
ab138594
基于FPGA 和自动增益控制技术的宽带数字频率计
设计了一种基于FPGA 和自动增益控制技术(AGC)的新型高精度频率测量系统。AGC 电路会根据输入信号的幅度值自动调整电路增益,使输出信号稳定在特定值附近。通过等精度测量方法,实现双路正弦波或方波的频率、相位差、占空比等要素的同步测量,其中100 MHz 内的正弦波测频相对误差可控制在10-4内。利用NIOS Ⅱ软核驱动键盘、液晶屏等外围模块,并添加蓝牙接口,具有较强的实用性。
所属分类:
其它
发布日期:2018-02-09
文件大小:2097152
提供者:
wencongxi
数据采集系统中基于FPGA消除尖峰脉冲干扰.pdf
数据采集系统中基于FPGA消除尖峰脉冲干扰pdf,48 化工自动化及仪表 第36卷 WHEN C00]n= >daTA data dAtA datAdaTA NULL 号经过倍频、辨向、计数后的时序图。 END CASE 2μ4 3 5μs6 END IF 在该描述中可见,电路中还引人了一个时钟信 B 号来同步计数器的操作,此时钟信号除了驱动该计 数模块的比较和计数操作按一定的时间问隔执行 Ok 外,还起到了抗干扰的功能。采用了外部时钟来使 clk count 计数操作同步,只有在同步时
所属分类:
其它
发布日期:2019-09-14
文件大小:271360
提供者:
weixin_38744207
EDA/PLD中的基于FPGA的等精度频率计的设计与实现
摘 要:利用等精度测量原理,通过FPGA运用VHDL编程设计一个数字式频率计,精度范围在DC~100 MHz,给出实现代码和仿真波形。设计具有较高的实用性和可靠性。 关键词:FPGA;等精度;频率计;VHDL 现场可编程门阵列FPGA(Field Programmable GateArray)属于ASIC产品,通过软件编程对目标器件的结构和工作方式进行重构,能随时对设计进行调整,具有集成度高、结构灵活、开发周期短、快速可靠性高等特点,数字设计在其中快速发展。 本
所属分类:
其它
发布日期:2020-12-13
文件大小:78848
提供者:
weixin_38742954
基于FPGA的数字频率计设计
随着电子技术的发展,快速准确获得各种电子信号的频率显得越来越重要。但传统的频率计大多采用单元电路或单片机进行设计,存在测频范围窄,测量精度低,操作复杂和功能单一等问题。此数字频率计主要由AGC模块、整形模块、FPGA处理及显示模块组成,利用时钟脉冲计数的方式,实现正弦波和矩形波信号的频率、矩形波信号的占空比和输入的两路同频周期矩形波信号时间间隔的测量功能。该数字频率计测频范围宽,测量精度高,操作简单,稳定可靠。
所属分类:
其它
发布日期:2021-01-27
文件大小:719872
提供者:
weixin_38501299