点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 基于FPGA的高速串行传输系统的设计与实现
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
单片机应用技术选编(7)
内容简介 《单片机应用技术选编》(7) 选编了1998年国内50种科技期刊中有关单片机开发应用的文 章共510篇,其中全文编入的有113篇,摘要编入的397篇。全书共分八章,即单片机综合 应用技术;智能仪表与测试技术;网络、通信与数据传输;可靠性与抗干扰技术;控制系统 与功率接口技术;电源技术;实用设计;文章摘要。 本书具有重要实用价值,书中介绍的新技术、新器件以及单片机应用系统的软、硬件资 料有助于减少产品研制过程中的重复性劳动,提高单片机应用技术水平,是从事单片机应用 开发技
所属分类:
硬件开发
发布日期:2010-05-19
文件大小:13631488
提供者:
zgraeae
EDA—EDA技术实用教程
综合 1.5 基于VHDL 的自顶向下设计方法 1.3 EDA 技术的优势 1.3 EDA 的发展趋势 【习题】 第 2 章 EDA 设计流程及其工具 2.1 设计流程 2.1.1 设计输入(原理图/HDL 文本编辑) 2.1.2 综合 2.1.3 适配 2.1.4 时序仿真与功能仿真 2.1.5 编程下载 2.1.6 硬件测试 2.2 ASIC 及其设计流程 2.2.1 ASIC 设计方法 2.2.2 一般ASIC 设计的流程 2.3 常用EDA 工具 2.3.1 设计输入编辑器 2.3.2
所属分类:
硬件开发
发布日期:2010-11-19
文件大小:8388608
提供者:
sundyqt
基于Zynq_7000的AMC信号处理板的设计实现及应用.kdh
以高速串行总线构建的信号处理平台,具有高带宽、低延迟、扩展能力强等特点,得 到了广泛的应用。目前,ATCA 平台中普遍采用 DSP、FPGA 及其组合来实现信号处理, 存在调度能力差、芯片间接口开销大的问题。异构多核处理器 Zynq 集成了 ARM 处理器核 (PS)与可编程逻辑块(PL),可实现软件处理与硬件加速的高效切换,解决了多芯片间 数据传输的带宽瓶颈。AMC 卡作为 ATCA 中的可更换单元,提高了系统的灵活性
所属分类:
硬件开发
发布日期:2020-04-07
文件大小:2097152
提供者:
greetree_1234
FPGA自学笔记——设计与验证VIP版.pdf
开始有计划写这本书的时候, Altera 还叫 Altera, 还没有加入 Intel 的大家庭, Xilinx 的 ZYNQ 也才刚刚开始有人探索, Altera 大学计划第一次将亚洲创新大赛由传统的 SOPC 大赛 换成了 SOC 大赛,软核变硬核,性能翻几番。 那个时候,能出一本认认真真讲 FPGA 设计的 书, 会得到非常高的评价。 而我,则由于工作变动, 中间拖沓了半年,当半年后再来准备动 笔时,才恍然领悟到, Altera 即将成为 Intel 的可编程事业部, 基于嵌入式硬核的 S
所属分类:
硬件开发
发布日期:2019-09-03
文件大小:16777216
提供者:
qq_30307853
基于FPGA的3G/HD/SD-SDI信号光纤传输系统的设计
绍了基于FPGA和高速串行复接/解复接技术,将3G/HD/SD-SDI信号通过光纤实现无损长距离传输的方法。与传统的传输方案相比,此方案可以完成传输高清视频的平滑升级,并向下兼容现有的视频传输网络,降低了网络的改造升级成本。
所属分类:
其它
发布日期:2020-07-21
文件大小:102400
提供者:
weixin_38746918
基于FPGA的ARM并行总线设计与仿真分析
在数字系统的设计中,FPGA+ARM的系统架构得到了越来越广泛的应用,FPGA主要实现高速数据的处理;ARM主要实现系统的流程控制。人机交互。外部通信以及FPGA控制等功能。I2C、SPI等串行总线接口只能实现FPGA和ARM之间的低速通信; 当传输的数据量较大。要求高速传输时,就需要用并行总线来进行两者之间的高速数据传输。
所属分类:
其它
发布日期:2020-08-31
文件大小:145408
提供者:
weixin_38717870
基于GTP的Cameralink图像采集传输系统应用
针对星间激光通信中光斑实时检测与跟踪需求,设计了一套基于Cameralink的图像采集、传输与显示系统。可编程逻辑器件(FPGA)接收Cameralink接口图像数据并在片内RAM缓存后,由数据通用传输(GTP)完成无压缩并行图像数据至高速串行数据的转换,然后经单模光纤实现至上位机的实时传输。对系统架构、收发端的软硬件设计进行了详细阐述。实验表明,在2.5 Gb/s链路传输速率下,系统可实现图像数据的准确解析与稳定传输,且具有抗电磁干扰能力强等优点,满足工程项目应用需要。
所属分类:
其它
发布日期:2020-10-16
文件大小:400384
提供者:
weixin_38590456
基于3 GS/s 12 bit ADCs的 高速串行接口控制层电路的设计与实现
高性能数据转换器是第五代移动通信基站系统的核心器件,其采样速率不低于3 GS/s、分辨率高于12 bit,因此高速串行接口取代传统接口电路成为必然趋势。基于JESD204B协议设计了一种应用于3 GS/s 12 bit ADCs的高速串行接口控制层电路。在保证高速传输的前提下,折中考虑功耗和资源,该电路在传输层采用预分频技术完成组帧;在数据链路层采用极性信息简化编码技术实现8 B/10 B编码。在Vivado 16.1环境下,采用Xilinx公司的ZC706 FPGA中PHY IP和JESD20
所属分类:
其它
发布日期:2020-10-16
文件大小:644096
提供者:
weixin_38658086
基于FPGA的高速串行传输系统的设计与实现
作为高传输速率和低设计成本的传输技术,串行传输技术被广泛应用于高速通信领域,并已成为业界首选。在此基于对高速串行传输系统的分析,对实例进行了总体设计验证,最终达到高速传输的目的。
所属分类:
其它
发布日期:2020-10-21
文件大小:337920
提供者:
weixin_38689223
基于Virtex-5 FPGA的高速串行传输系统的设计与实现[图]
该设计系统以Virtex-5为核心构建的平台,对AURORA协议下串行传输系统进行了设计与实现。通过对核心问题的解决,将计算机与外部扩展很好的结合,达到信号传输的高速、稳定的目的。实验证明,板卡设计的整体思路和核心方法的解决是完备的,并使得板卡的传输速率和稳定性的到了较大的提高。
所属分类:
其它
发布日期:2020-10-21
文件大小:302080
提供者:
weixin_38695773
基于Virtex-5 FPGA的高速串行传输系统的设计与实现
目前,高速串行接口取代并行拓扑结构已经是大势所趋。当今很多公用互连标准(如USB,PCI-Express)都是基于串行连接来实现高速传输的。相比于并行总线,串行连接的物理紧密度和链路韧性具有很多优势。因此,很多传输领域都转向了串行传输,如笔记本电脑显示互连、高速背板互连和存储器内部互连。该系统涉及到的技术主要包括:光纤传输、PCIE(PCI-Express)传输和DDR缓存技术,以及这几种技术在FPGA中融合为一个完整的串行传输链路,并实现了在两台服务器之间的高速数据传输测试,这对于实际工程应用
所属分类:
其它
发布日期:2020-10-21
文件大小:305152
提供者:
weixin_38713039
高速信号采集存储及传输系统的设计与实现
为解决高速数据采集系统中的数据缓存和传输速度瓶颈,设计并实现了一种基于光纤通道协议和DDR2 SODIMM存储的高速数据传输、存储系统。利用Stratix IV GX系列FPGA和QuartusⅡ中自带的DDR2 IP核以及高速收发器IP 核,实现了PCI9056的本地接口、DDR2控制器、光纤通道协议和高速串行数据的转换发送,最终实现了数据的高速存储和传输。
所属分类:
其它
发布日期:2020-10-18
文件大小:333824
提供者:
weixin_38569219
基于PCIe的DMA传输在UM-BUS测试系统中的设计与应用
动态可重构高速串行总线(UM-BUS)是一种利用多通道并发冗余的方式来实现总线动态容错的高速串行总线。它的测试系统可以实现对总线的通信过程进行监测、存储与分析。由于测试系统需要在数据采集终端与PC之间建立高带宽的通信通道,设计了UM-BUS总线测试系统的PCIe2.0 x1通道的应用方案,设计并实现了基于FPGA的PCIe总线DMA数据传输方案。实验测试结果表明,实际传输速度可以稳定达到200 MB/s以上,完全满足总线测试系统中对数据传输速率的要求。
所属分类:
其它
发布日期:2020-10-17
文件大小:376832
提供者:
weixin_38620893
通信与网络中的RocketIO及其在高速数据传输中的应用
摘要: 在高速电路系统设计中,差分串行通信方式正在取代并行总线方式,以满足系统对高带宽数据通信的需求。RocketIO是Virtex2 Pro以上系列FPGA中集成的专用高速串行数据收发模块,可用于实现吉比特的数据传输,适用于多种高速数据传输协议。依据实际工程应用需求,提出了基于RocketIO的高速串行数据传输系统解决方案,实现了每通道2.5 Gb/s的传输速度。最后介绍了RocketIO在Aurora和PCI Express协议实现中的应用,并总结了高速通信系统的共性特征。 引言
所属分类:
其它
发布日期:2020-11-04
文件大小:294912
提供者:
weixin_38547151
嵌入式系统/ARM技术中的嵌入式1394总线接口的设计和实现
摘要:本文介绍一种嵌入式处理器与1394总线接口设计方法,并给出基于现场可编程门阵列(FPGA)设计的VHDL代码结构、仿真时序和试验结果,最后提出了一种新的通用接口设计方法并指出了它的优势所在。 一、 引言 IEEE1394 是1986 年由苹果电脑公司针对高速数据传输开发的一种总线接口,并于1995年由美国电气和电子工程师协会(IEEE)制定成标准,旨在取代并行SCSI 接口。目前为止,它主要发展为IEEE1394-1995,1394a,1394b 等系列标准。1394 作为一个
所属分类:
其它
发布日期:2020-11-11
文件大小:267264
提供者:
weixin_38625164
单片机与DSP中的基于SOPC的高速数据采集系统的分析与设计
0 引言 传统数据采集卡多采用PCI或ISA总线接口,这种方式安装麻烦、价格昂贵,且受计算机插槽数量、地址、中断资源限制,有扩展性差等缺点。而USB通用串行总线则具有安装方便、高带宽、易扩展等优点,其中USB2.0标准具有480Mbps的最高数据传输率,这使USB成为本系统所选接口的主要类型。控制方面,传统数据采集通常使用单片机或DSP作CPU来进行控制和数据处理。其中单片机的时钟频率低,无法适应高速数据采集;DSP虽能满足速度要求,但在速度提高的同时,也提高了成本。而用FPGA实现的S
所属分类:
其它
发布日期:2020-11-09
文件大小:205824
提供者:
weixin_38595850
EDA/PLD中的基于FPGA的嵌入式系统USB接口设计
摘要:设计基于FPGA的IP-BX电话应用系统,用于传统的电话网络(PSTN)与PC机之间的接口连接。USB2.0接口器件EZ-USB FX2 CY7C68013A-56工作在slave FIFO模式,为基于FPGA的嵌入式系统与PC机之间提供数据和命令通道,从而可满足PC机与FPGA之间数据与命令的高速传输,实现PSTN与PC机之间的电话通信。硬件调试结果表明系统工作稳定,通话质量满足要求。 通用串行总线USB(Universal Serial Bus)是应用于PC领域的接口技术,已得到
所属分类:
其它
发布日期:2020-11-07
文件大小:233472
提供者:
weixin_38656400
医疗电子中的X光安检机控制信号时钟提取的设计与实现
O 引言 在安检机系统中,安检机的主设备与控制台的双向通信具有非对称性,由主设备X射线端采样得到的大量数据通过高速通道传送至PC控制台进行处理。然而由控制台传送给安检机的控制信号,因数据量较小,仅需低速通道进行传输即可,并且在安检主设备端对于高速数据的处理是基于FPGA平台实现的,若同时采用单片FPGA对接收控制信号进行处理,一方面可减少硬件电路的设计负担,另一方面也降低了设备成本。但与此同时,若该系统采用传统串行通信方式,则在处理高速数据的FPGA电路单元中引入低速时钟线,不仅容易受到电
所属分类:
其它
发布日期:2020-11-06
文件大小:366592
提供者:
weixin_38721691
基于FPGA的数据高速串行通信实现
针对FPGA在音、视频传输中的特性,提出两种基于FPGA的数据高速串行同步传输的方法,并用Altera公司的ACEX1K系列器件完成相应编码解码的程序设计。这两种恢复同步时钟的方法与传统的锁相环方法相比,实现更简单,建立时间更短,对系统时钟要求更低。
所属分类:
其它
发布日期:2021-02-01
文件大小:1048576
提供者:
weixin_38622427
基于FPGA的嵌入式系统USB接口设计
摘要:设计基于FPGA的IP-BX电话应用系统,用于传统的电话网络(PSTN)与PC机之间的接口连接。USB2.0接口器件EZ-USB FX2 CY7C68013A-56工作在slave FIFO模式,为基于FPGA的嵌入式系统与PC机之间提供数据和命令通道,从而可满足PC机与FPGA之间数据与命令的高速传输,实现PSTN与PC机之间的电话通信。硬件调试结果表明系统工作稳定,通话质量满足要求。 通用串行总线USB(Universal Serial Bus)是应用于PC领域的接口技术,已得到
所属分类:
其它
发布日期:2021-01-19
文件大小:310272
提供者:
weixin_38601103
«
1
2
»