您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 单片机应用技术选编(7)

  2. 内容简介    《单片机应用技术选编》(7) 选编了1998年国内50种科技期刊中有关单片机开发应用的文 章共510篇,其中全文编入的有113篇,摘要编入的397篇。全书共分八章,即单片机综合 应用技术;智能仪表与测试技术;网络、通信与数据传输;可靠性与抗干扰技术;控制系统 与功率接口技术;电源技术;实用设计;文章摘要。    本书具有重要实用价值,书中介绍的新技术、新器件以及单片机应用系统的软、硬件资 料有助于减少产品研制过程中的重复性劳动,提高单片机应用技术水平,是从事单片机应用 开发技
  3. 所属分类:硬件开发

    • 发布日期:2010-05-19
    • 文件大小:13631488
    • 提供者:zgraeae
  1. 基于FPGA和DSP的车牌识别系统的硬件设计与实现

  2. 随着交通工具的迅猛发展,智能交通系统( Intelligent Transportation Systems ,简称ITS) 在交通管理中受到广泛的关注。而在ITS中,车牌识别(LicensePlate Recognition ,简称LPR)是其核心技术。车牌识别系统主要由数据采集和车牌识别算法两个部分组成。由于车牌清晰程度、摄像机性能、气候条件等因素的影响,牌照中的字符可能出现不清楚、扭曲、缺损或污迹干扰,这都给识别造成一定难度。因此,在复杂背景中快速准确地进行车牌定位成为车牌识别系统的难点
  3. 所属分类:硬件开发

    • 发布日期:2013-02-25
    • 文件大小:1048576
    • 提供者:pengwangguo
  1. 基于FPGA的嵌入式图像处理系统设计(中文版PDF)

  2. 《基于fpga的嵌入式图像处理系统设计》详细介绍了fpga(field programmable gatearray,现场可编程门阵列)这种新型可编程电子器件的特点,对fpga的各种编程语言的发展历程进行了回顾,并针对嵌入式图像处理系统的特点和应用背景,详细介绍了如何利用fpga的硬件并行性特点研制开发高性能嵌入式图像处理系统。作者还结合自己的经验,介绍了研制开发基于fpga的嵌入式图像处理系统所需要的正确思路以及许多实用性技巧,并给出了许多图像处理算法在fpga上的具体实现方法以及多个基于f
  3. 所属分类:硬件开发

    • 发布日期:2015-02-09
    • 文件大小:55574528
    • 提供者:johnllon
  1. 基于TMS320C6678DSP的信号采集系统设计与实现

  2. 互联网信息化社会迅猛发展的如今,数字信号处理技术中的各种算法复杂度 是日渐提高,通信的速率也是快速的在提升,这样就对应用各领域的嵌入式信号 处理系统实时性和可靠性提出了挑战。目前单个处理器构成的系统已经很难满足 各种应用场合数据实时可靠处理的挑战,而 TMS320C6678 这款八核 DSP 的问世 让高速、海量数据的实时可靠处理不再是嵌入式信号处理系统的难题! TMS320C6678 是美国德州仪器公司(TI)最新推出的高性能八核 DSP 处理器。 采用 TI 多年的研发成果 KeySton
  3. 所属分类:硬件开发

    • 发布日期:2018-01-13
    • 文件大小:4194304
    • 提供者:drjiachen
  1. FPGA自学笔记——设计与验证VIP版.pdf

  2. 开始有计划写这本书的时候, Altera 还叫 Altera, 还没有加入 Intel 的大家庭, Xilinx 的 ZYNQ 也才刚刚开始有人探索, Altera 大学计划第一次将亚洲创新大赛由传统的 SOPC 大赛 换成了 SOC 大赛,软核变硬核,性能翻几番。 那个时候,能出一本认认真真讲 FPGA 设计的 书, 会得到非常高的评价。 而我,则由于工作变动, 中间拖沓了半年,当半年后再来准备动 笔时,才恍然领悟到, Altera 即将成为 Intel 的可编程事业部, 基于嵌入式硬核的 S
  3. 所属分类:硬件开发

    • 发布日期:2019-09-03
    • 文件大小:16777216
    • 提供者:qq_30307853
  1. 基于ARM和FPGA的高扩展性超声检测模块设计与实现

  2. 绍了一种以ARM和FPGA联合作为中央控制处理单元的4路超声探伤模块。给出了其整体结构方案,阐述了以4路超声模拟信号为一组的多路超声探伤模块硬件扩展的设计思路和实现方案,讨论了FPGA对高速LVDS数据的采集、处理、时序同步功能的实现,ARM与FPGA之间总线接口的实现,ARM嵌入式系统功能以及网络通信功能的实现。实际应用表明,该功能模块能达到预期的设计要求,并能方便地实现硬件扩展。
  3. 所属分类:其它

    • 发布日期:2020-08-31
    • 文件大小:254976
    • 提供者:weixin_38729221
  1. 高速实吋数据采集智能控制器的设计与实现

  2. 文章以嵌入式和数据采集技术为基础,研究设计并实现了基于ARM+FPGA体系架构面向高速实时数据采集应用的一种实用新型智能控制器。本文阐述了主处理器ARM最小系统、协处理器FPGA最小系统和ARM与FPGA通信接口等硬件系统技术的实现,以及Linux FPGA字符设备驱动程序开发、协处理器FPGA控制程序和主处理器ARM应用程序设计。
  3. 所属分类:其它

    • 发布日期:2020-08-30
    • 文件大小:202752
    • 提供者:weixin_38704870
  1. 嵌入式系统/ARM技术中的一种基于FPGA的分布式光纤检测系统的设计

  2. 传统的光纤检测系统大都是基于MCU架构来实现的,虽然MCU系统或DSP处理器在数字信号处理方面功能强大,但难以完成大量实时数据的采集,因采样点少带来的测量误差会累积到测试结果。本设计基于光纤系统的检测原理,设计一种快速光纤检测系统。数据采集系统采用FPGA做数据处理,可以实现高速实时数据的采集。  光纤通信是用光纤作为传输介质,以光波作为载波来实现信息传输,从而达到通信目的的一种新通信技术。与传统的电气通信相比,光纤传感技术具有精度和灵敏度高、抗电磁干扰、寿命长、耐腐蚀、成本低、光纤传输损耗极低
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:196608
    • 提供者:weixin_38618540
  1. 嵌入式系统/ARM技术中的一种基于MPC8260和FPGA的DMA接口设计与实现

  2. 摘要 以MPC8260通信处理器为硬件平台,结合中断处理和IDMA传输机制设计一种最高传输速率可达500 Mbps的数据传输接口。本文详细介绍了接口的硬件电路和软件流程,以及MPC8260的DMA控制器、DMA通道初始化和中断处理过程。   引言   在基于软件无线电的某无线通信信号侦收平台的设计中,天线接收到的信号经过变频器处理和A/D变换之后,经过高速通道把采集的信号送入主控板进行数据分发处理。系统的结构框图如图1所示。   图1 主控板的系统结构框图   主控板的硬件核心是嵌入
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:199680
    • 提供者:weixin_38626192
  1. 基于FPGA实现CPCI数据通信

  2. 以PCI9054为核心介绍了CPCI板卡与嵌入式CPU板卡之间高速数据通信系统接口的软硬件设计。PCI9054因其灵活和方便的接口功能,使操作者只需关心LOCAL BUS接口电路的时序设计,并且利用其传输速率高的特性,可以帮助一些对实时性要求较高的系统解决其传输数据的问题。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:152576
    • 提供者:weixin_38621386
  1. 嵌入式系统/ARM技术中的基于SOPC的PCI总线高速数据传输系统设计

  2. 摘要:本文针对一体化侦察通信接收机高速数据传输的需求,提出了一种基于SOPC实现PCI总线高速传输系统的设计方案。该方案将PCI桥与用户逻辑集成到一片FPGA上,并利用片上CPU实现了DMA控制器的自动配置和总线异常处理,提高了系统数据速率。经硬件平台验证,该设计能够实现大于100M bytes/s的PCI总线传输速率。   随着战场电磁环境复杂程度越来越高,侦察与通信系统的融合成为一种必然的发展趋势。数据量大、算法复杂是数字化侦察接收系统的主要特征。使用DSP和FPGA进行高速信号谱分析、滤
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:212992
    • 提供者:weixin_38583278
  1. 嵌入式系统/ARM技术中的基于PCI 和FPGA 的InSAR 基线测量实时采集系统(二)

  2. 相关资料: 基于PCI和FPGA的InSAR基线测量实时采集系统(一)       2. 3 FPGA 核心逻辑控制   基于FPGA 的时序逻辑控制模块是本系统的核心设计,能够实现对相机和激光测距仪的模式设置、相机和激光测距仪的数据同步控制、多个传感器数据的缓存与整理,对外部高速缓存的控制以及与PLX9656 的通信。 系统采用Altera 公司的Stratix Ⅱ系列EP2S60F1020 器件,配置芯片选用EPC16.   1) 传感器触发设置   本设计中,2个传感器的工作
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:234496
    • 提供者:weixin_38578242
  1. 嵌入式系统/ARM技术中的基于FPGA 的ARM 并行总线研究与仿真

  2. 摘要:通过EP2C20Q240 器件和LPC2478 处理器,研究ARM 应用系统外部并行总线的工作原理和时序特性,以及在FPGA 中进行双向总线设计的原则,设计并实现了FPGA 并行总线.借助Quartus II 仿真工具,对FPGA 并行总线进行了时序仿真,并用SignalTap II 逻辑分析仪进行在线测试,验证设计的正确性.   0 引言   在数字系统的设计中,FPGA+ARM 的系统架构得到了越来越广泛的应用,FPGA 主要实现高速数据的处理;ARM 主要实现系统的流程控制.人机
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:184320
    • 提供者:weixin_38557727
  1. 基于ARM和FPGA的高扩展性超声检测模块设计与实现

  2. 介绍了一种以ARM和FPGA联合作为中央控制处理单元的4路超声探伤模块。给出了其整体结构方案,阐述了以4路超声模拟信号为一组的多路超声探伤模块硬件扩展的设计思路和实现方案,讨论了FPGA对高速LVDS数据的采集、处理、时序同步功能的实现,ARM与FPGA之间总线接口的实现,ARM嵌入式系统功能以及网络通信功能的实现。实际应用表明,该功能模块能达到预期的设计要求,并能方便地实现硬件扩展。
  3. 所属分类:其它

    • 发布日期:2020-10-18
    • 文件大小:259072
    • 提供者:weixin_38652058
  1. EDA/PLD中的基于FPGA的嵌入式系统USB接口设计

  2. 摘要:设计基于FPGA的IP-BX电话应用系统,用于传统的电话网络(PSTN)与PC机之间的接口连接。USB2.0接口器件EZ-USB FX2 CY7C68013A-56工作在slave FIFO模式,为基于FPGA的嵌入式系统与PC机之间提供数据和命令通道,从而可满足PC机与FPGA之间数据与命令的高速传输,实现PSTN与PC机之间的电话通信。硬件调试结果表明系统工作稳定,通话质量满足要求。   通用串行总线USB(Universal Serial Bus)是应用于PC领域的接口技术,已得到
  3. 所属分类:其它

    • 发布日期:2020-11-07
    • 文件大小:233472
    • 提供者:weixin_38656400
  1. 嵌入式系统/ARM技术中的基于NiosⅡ的电能质量监测系统设计

  2. 摘要:在电力系统的电能质量参数检测中,利用可编程逻辑器件的可在线编程特点和SoPC的技术优势,在FPGA中嵌入了32位NiosⅡ软核系统,探讨了处理谐波数据的FFT算法和硬件系统结构的设计,可实现对电能信号的采集、处理、存储与显示等功能,达到了实时系统的要求。   在电力系统中,要实现对电能质量各项参数的实时监测和记录,必须对电能进行高速的采集和处理,尤其是针对电能质量的各次谐波的分析和运算,系统要完成大量运算处理工作,同时系统还要实现和外部系统的通信、控制、人机接口等功能。而电能质量监测系统
  3. 所属分类:其它

    • 发布日期:2020-11-07
    • 文件大小:243712
    • 提供者:weixin_38516270
  1. 嵌入式系统/ARM技术中的基于32位Nios Ⅱ软核系统的电能质量监测系统设计

  2. 在电力系统中,要实现对电能质量各项参数的实时监测和记录,必须对电能进行高速的采集和处理,尤其是针对电能质量的各次谐波的分析和运算,系统要完成大量运算处理工作,同时系统还要实现和外部系统的通信、控制、人机接口等功能。而电能质量监测系统大多以微控制器或(与)DSP为核心的软硬件平台结构以及相应的设计开发模式,存在着处理能力不足、可靠性差、更新换代困难等弊端。本文将SoPC技术应用到电力领域,在FPGA中嵌入了32位NiosⅡ软核系统。可实现对电能信号的采集、处理、存储与显示等功能,实现了实时系统的要
  3. 所属分类:其它

    • 发布日期:2020-11-07
    • 文件大小:188416
    • 提供者:weixin_38654315
  1. 基于NiosⅡ的光纤光栅传感系统解调技术的研究

  2. 基于Altera公司的32位嵌入式软核处理器NiosⅡ, 设计了一种四通道分布式光纤光栅传感网络的并行波长解调系统, 对解调系统的光路和硬件电路进行设计。解调系统的硬件电路以现场可编程门阵列(FPGA)为核心, 对整形为矩形脉冲的光电转换信号电压进行采集和信号处理, 可与上位机实现通用非同步收发传输器(UART)和通用串行总线(USB)通信, 在上位机上实现光纤光栅波长解调的动态显示和光栅中心波长标定, 可高速、高精度并行解调上百个外界被测信号。与目前具有同样功能的其他波长解调系统相比, 具有灵
  3. 所属分类:其它

    • 发布日期:2021-02-10
    • 文件大小:865280
    • 提供者:weixin_38538950
  1. 基于FPGA的嵌入式系统USB接口设计

  2. 摘要:设计基于FPGA的IP-BX电话应用系统,用于传统的电话网络(PSTN)与PC机之间的接口连接。USB2.0接口器件EZ-USB FX2 CY7C68013A-56工作在slave FIFO模式,为基于FPGA的嵌入式系统与PC机之间提供数据和命令通道,从而可满足PC机与FPGA之间数据与命令的高速传输,实现PSTN与PC机之间的电话通信。硬件调试结果表明系统工作稳定,通话质量满足要求。   通用串行总线USB(Universal Serial Bus)是应用于PC领域的接口技术,已得到
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:310272
    • 提供者:weixin_38601103
  1. 基于FPGA的高速嵌入式通信系统的设计与实现

  2. 摘要:针对CPCI 架构通用信号处理平台上利用系统自身以太网络接口实现数据传输效率低、扩展性差等问题, 提出一种采用高速Link 口基于FPGA 上硬核Pow erPC405 的嵌入式千兆以太网通信实现方案, 详细说明了以太网通信板卡的硬件和逻辑的实现, 并分析了TCP/ IP 性能化的技术。传统基于CPCI 架构通用信号处理平台, 由于其并行CPCI 总线物理传输速率的限制, 加上存在以太网协议系统消耗, 造成通过主板网络接口数据传输效率很低, 远远不能满足雷达、声纳等复杂系统对网络通讯带宽的
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:235520
    • 提供者:weixin_38746951
« 12 »