您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于FPGA的915MHz射频读卡器设计

  2. 基于FPGA的915MHz射频读卡器设计 论文,主要是关于RFID方面的东西,看看你是否合适吧
  3. 所属分类:硬件开发

    • 发布日期:2012-10-17
    • 文件大小:1048576
    • 提供者:jy02867828
  1. 基于FPGA的915MHz射频读卡器设计

  2. 射频识别(RFID)技术是一种非接触式的自动识别技术,通过射频信号自动识别目标对象并获取相关信息。通常RFID系统主要由应用软件、射频卡以及读卡器三部分构成[1]。相对于低频段的RFID系统,工作在860 MHz~960 MHz的超高频段(UHF)RFID系统有着读取距离远、阅读速度快等优点,是目前国际上RFID技术发展的热点[2]。读卡器的设计是RFID系统设计中的关键部分,设计方案有很多种。
  3. 所属分类:其它

    • 发布日期:2020-07-21
    • 文件大小:109568
    • 提供者:weixin_38631197
  1. 基于FPGA的915 MHz射频读卡器设计

  2. 参照ISO/IEC 18000-6 Type B 协议设计了一款工作频率为915 MHz的射频读卡器,采用FPGA完成协议中规定的数字信号处理,C8051F020单片机作为主控器。利用Verilog HDL硬件描述语言,搭建FPGA内部各个小模块及系统的验证平台,选用Cyclone系列的EP1C6Q240C8芯片为目标器件,使用Quartus II进行综合,并通过时序和功能验证。
  3. 所属分类:其它

    • 发布日期:2020-07-27
    • 文件大小:104448
    • 提供者:weixin_38620839
  1. 基于FPGA的915 MHz射频读卡器设计

  2. 参照ISO/IEC 18000-6 Type B 协议设计了一款工作频率为915 MHz的射频读卡器,采用FPGA完成协议中规定的数字信号处理,C8051F020单片机作为主控器。利用Verilog HDL硬件描述语言,搭建FPGA内部各个小模块及系统的验证平台,选用Altera公司Cyclone系列的EP1C6Q240C8芯片为目标器件,使用Quartus II进行综合,并通过时序和功能验证。实验结果表明,该读卡器符合ISO/IEC 18000-6 Type B 协议要求,具有结构灵活、体积小
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:371712
    • 提供者:weixin_38592420
  1. 智能卡技术中的基于FPGA的915MHz射频读卡器设计

  2. 射频识别(RFID)技术是一种非接触式的自动识别技术,通过射频信号自动识别目标对象并获取相关信息。通常RFID系统主要由应用软件、射频卡以及读卡器三部分构成[1]。相对于低频段的RFID系统,工作在860 MHz~960 MHz的超高频段(UHF)RFID系统有着读取距离远、阅读速度快等优点,是目前国际上RFID技术发展的热点[2]。读卡器的设计是RFID系统设计中的关键部分,设计方案有很多种。FPGA[3]具有开发简单、静态可重复编程和动态在线编程的特点,已经成为当今应用最广泛的可编程专用集成
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:262144
    • 提供者:weixin_38713412