您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于FPGA的DDR内存条的控制研究与设计

  2. 随着数据存储量的日益加大以及存储速度的加快,大容量的高速存储变得越来越重要。内存条既能满足大容量的存储又能满足读写速度快的要求,这样使得对内存条控制的应用越来越广泛。首先介绍了内存条的工作原理,内存条电路设计的注意事项,以及如何使用FPGA实现对DDR内存条的控制,最后给出控制的仿真波形。
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:423936
    • 提供者:weixin_38694336
  1. EDA/PLD中的基于FPGA的DDR内存条的控制研究

  2. 摘要:随着数据存储量的日益加大以及存储速度的加快,大容量的高速存储变得越来越重要。内存条既能满足大容量的存储又能满足读写速度快的要求,这样使得对内存条控制的应用越来越广泛。首先介绍了内存条的工作原理,内存条电路设计的注意事项,以及如何使用FPGA实现对DDR内存条的控制,最后给出控制的仿真波形。   1 内存条的工作原理   DDR内存条是由多颗粒的DDR SDKAM芯片互连组成,DDR SDRAM是双数据率同步动态随机存储器的缩写。DDR SDRAM采用双数据速率接口,也就是在时钟的正沿或
  3. 所属分类:其它

    • 发布日期:2020-11-07
    • 文件大小:309248
    • 提供者:weixin_38639471
  1. 基于FPGA的DDR内存条的控制研究

  2. 摘要:随着数据存储量的日益加大以及存储速度的加快,大容量的高速存储变得越来越重要。内存条既能满足大容量的存储又能满足读写速度快的要求,这样使得对内存条控制的应用越来越广泛。首先介绍了内存条的工作原理,内存条电路设计的注意事项,以及如何使用FPGA实现对DDR内存条的控制,给出控制的仿真波形。   1 内存条的工作原理   DDR内存条是由多颗粒的DDR SDKAM芯片互连组成,DDR SDRAM是双数据率同步动态随机存储器的缩写。DDR SDRAM采用双数据速率接口,也就是在时钟的正沿或负沿
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:435200
    • 提供者:weixin_38620734