您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 用DES算法构造跳频码序列发生器的实现研究

  2. 基于计数式TOD 的跳频码序列产生算法实际上是对TOD 这一特殊信息流序列的分组加密变换,我们建议使用DES 算法构成分组加密变换。所设计的跳频码序列发生器,在输出序列的均匀性、相关性、复杂性、游程、频隙滞留和FPGA 上的可实现性等方面都能满足实际要求
  3. 所属分类:其它

  1. DES循环移位的FPGA实现

  2. DES(Data Encryption standard)加密算法在成为加密标准到今天,经历了长期的考验。实践证明DES算法的安全性是能够满足大部分的安全要求的。本文设计实现了一种基于FPGA的DES加密系统的循环移位部分。
  3. 所属分类:嵌入式

    • 发布日期:2018-08-04
    • 文件大小:311296
    • 提供者:lss589
  1. 基于FPGA与PCI总线的并行计算平台设计实现

  2. 本文介绍的基于PCI总线的FPGA计算平台的系统实现:通过在PC机上插入扩展PCI卡,对算法进行针对并行运算的设计,提升普通PC机对大计算量数字信号的处理速度。本设计采用5片FPGA芯片及相关周边芯片设计实现这一并行高速计算平台,并在该平台上完成了DES和MD5等算法的加密和解密。
  3. 所属分类:其它

    • 发布日期:2020-08-07
    • 文件大小:229376
    • 提供者:weixin_38690545
  1. 基于FPGA的DES加密算法的高性能实现

  2. 为了克服传统DES加密算法流水线的FPGA实现的子密钥需先后串级计算,密钥不能动态刷新的缺点,提出一种新的加密算法,提高DES FPGA实现系统的处理速度,增加系统的密钥动态刷新功能,提高系统的可重用性。
  3. 所属分类:其它

    • 发布日期:2020-08-13
    • 文件大小:652288
    • 提供者:weixin_38745434
  1. 基于FPGA的DES、3DES硬件加密技术

  2. 本设计首先用硬件描述语言(VHDL)进行DES(数据加密标准)、3DES(三重DES)算法编码和系统设计,然后采用FPGA来具体实现。采用FPGA设计灵活,可对芯片内部单元进行配置,可以缩短设计周期和开发时间,同时经过优化可以达到较高的性能。另外有多种EDA开发软件支持FPGA的设计,在本设计中采用了EDA综合工具Synplify和Altera公司的Quartus II 7.2开发软件。
  3. 所属分类:其它

    • 发布日期:2020-08-10
    • 文件大小:140288
    • 提供者:weixin_38637144
  1. 基于FPGA的DES加密算法的高性能实现

  2. 在分析DES算法原理的基础上,详细阐述了一个基于VHDL描述、FPGA实现的DES加密算法系统的设计和仿真结果。该系统与传统软件加密系统相比,设计灵活,处理速度快,密钥可动态刷新,抗解密强度高,稳定性好,重用性强,升级方便。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:857088
    • 提供者:weixin_38722891
  1. EDA/PLD中的3-DES算法的FPGA高速实现

  2. 摘要:介绍3-DES算法的概要;以Xilinx公司SPARTANII结构的XC2S100为例,阐述用FPGA高速实现3-DES算法的设计要点及关键部分的设计。 关键词:3-DES FPGA 高速实现 引 言   从技术角度讲,网络安全除了依赖安全的网络通信协议及应用协议外,更多地取决于网络设备如交换机、路由器等所提供的加/解密功能。目前,基于DES算法的加/解密硬件仍在广泛应用于国内卫星通信、网关服务器、机顶盒、视频传输以及其它大量的数据传输业务中。  然而,随着密码分析技术的不断发展,超
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:86016
    • 提供者:weixin_38660579
  1. 通信与网络中的基于状态机和流水线技术的3DES加密算法及其FPGA设计

  2. 随着网络的快速发展,信息安全越来越引起人们的关注。加密技术作为信息安全的利器,正发挥着重大的作用。通过在硬件设备(如由器、交换机等)中添加解密功能,可使存储和传输的数据具有较高的安全性。传统的加密工作是通过在主机上运行加密软件实现的。这种方法除占用主机资源外,其运算速度较硬件加密要慢,密钥以明文的方式存储在程序中,或者以加密的方式存储在文件或数字库中,重要数据(如个人密码PIN等)会在某一时刻以明文形式出现在计算机的内存或磁盘中,安全性较差。而硬件加密是通过独立于主机系统外的硬件加密设备实现的,
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:97280
    • 提供者:weixin_38751014
  1. 基于FPGA的DES加密算法的实现

  2. 基于FPGA的DES加密算法的实现、电子技术,开发板制作交流
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:281600
    • 提供者:weixin_38596879
  1. 基于FPGA的DES加密算法的高性能实现

  2. 在分析DES算法原理的基础上,详细阐述一种基于VHDL描述、FPGA实现的DES加密算法系统的设计和仿真结果。该系统采用了一种基于子密钥预先计算的新型流水线设计方案,克服了传统DES流水线实现方式的缺点,使系统的密钥可动态刷新,并在硬件资源消耗有所降低的情况下,进一步提高系统的处理速度,系统最高时钟频率为222.77MHz,信息加密的速度为14.26Gb/s,是最快软件实现方式的112倍。同时系统还具有设计灵活,可靠性高,可重用性强,升级方便等特点。
  3. 所属分类:其它

    • 发布日期:2021-01-31
    • 文件大小:657408
    • 提供者:weixin_38516386
  1. 基于FPGA的DES加密算法的高性能实现

  2. 1 引言   随着通信系统和网络的快速发展,要求数据的通信、处理和存储的安全性和可靠性越来越高。开发安全加密机器,要求具备实时加密,可改变密钥,使用多种算法等性能,因此可重用、参数化的加密核成为一种理想的安全加密设计。   目前加密算法有单密钥和公用密钥2种体制。单密钥体制中的是DES加密算法,它是目前应用广泛的分组对称加密算法,广泛应用于卫星通信、网关服务器、视频传输、数字电视接收等方面。文献指出,尽管软件实现的DES加密算法容易改变,但是其数据处理速率低;专用集成电路ASIC可提供高性能
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:434176
    • 提供者:weixin_38652270