您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于DA算法的FIR滤波器设计与实现

  2. 在数字信号处理系统中,FIR数字滤波器多采用专用DSP芯片(如TMS320CXX系列),这种基于DSP的处理系统存在很多优点,比如方案灵活、可操作性强、程序易于移植。但这种结构的滤波器多是根据FIR 滤波器的数据移位相乘累加的算法编写相应软件,利用软、硬件相互结合完成滤波器的设计。由于软件运行时,指令都是串行执行的,这严重制约了系统的运行速率,不能满足高传输速率,大数据吞吐量的数字信号的实时性处理要求。而基于DA算法的FPGA滤波器则是一种采用纯硬件的方式实现FIR 滤波器的方式,这种方法突出
  3. 所属分类:其它

    • 发布日期:2009-05-29
    • 文件大小:129024
    • 提供者:houxinqiang88
  1. 基于FPGA 的FIR 滤波器设计与实现

  2. 本文从资源占用的角度分析了基于 FPGA 的多种 FIR 滤波器的设计,主要讨论了不同应用背景下滤波器的资源占用情况,文章同时对滤波器输入数据速率和处理时钟速率之间的关系做了详细的探讨,提出了 MAC 滤波器最小资源占用的输入数据速率和处理时钟速率需满足的条件,并给出相关公式。
  3. 所属分类:硬件开发

    • 发布日期:2010-08-27
    • 文件大小:53248
    • 提供者:ccadaren
  1. 我的论文:基于FPGA 的数字滤波器的设计与实现

  2. 提出了一种基于FPGA 的FIR 线性相位滤波器设计方案, 充分利用FPGA 四输入查找表LUT 结构构成 向量乘法器, 给出了对应的VHDL 源程序及仿真结果, 并讨论了设计误差原因及改进措施。与普通滤波器相比, 基 于查找表的FIR 滤波器具有速度快、占用资源少的特点。采用流水线技术对加法运算进行处理, 速度进一步提高。
  3. 所属分类:硬件开发

    • 发布日期:2011-04-17
    • 文件大小:813056
    • 提供者:BARBERQS
  1. 基于FPGA的FIR滤波器

  2. 基于FPGA的FIR滤波器设计与实现,毕设之用,很实用
  3. 所属分类:C/C++

    • 发布日期:2011-04-21
    • 文件大小:1048576
    • 提供者:mushuibian
  1. 基于FPGA的FIR滤波器设计与实现

  2. 文章研究基于 FPGA、采用分布式算法实现 F IR滤波器的原理和方法 ,用 D SP B uilder设计了 一个 4阶 F IR滤波器 ,并用 Q uartusII进行硬件仿真 ,仿真结果表明设计 F IR滤波器的正确性 。 同时使用 IP Co re开发基于 FPGA 的 F IR数字滤波器 ,利用 现有 的 IP Co re在 FPGA器件上实现滤波器设计
  3. 所属分类:电信

    • 发布日期:2015-09-01
    • 文件大小:1048576
    • 提供者:xiaohouye
  1. 基于MATLAB与FPGA的FIR滤波器设计与仿真.pdf

  2. 基于MATLAB与FPGA的FIR滤波器设计与仿真pdf,数字滤波器是数字信号处理领域内的重要组成部分。FIR滤波器又以其严格的线性相位及稳定性高等特性被广泛应用。本文结合MATLAB工具软件介绍了FIR数字滤波器的设计方法,并在Xilinx的FPGA器件上完成设计实现。最后,使用MATLAB和ModelSim软件对数据进行了分析,证实了设计实现的正确性与可行性。
  3. 所属分类:其它

    • 发布日期:2019-09-13
    • 文件大小:1048576
    • 提供者:weixin_38743737
  1. 基于FPGA的FIR滤波器设计与实现

  2. 采用并行分布式算法和MAC算法给出了FIR滤波器的FPGA实现。以32阶FIR滤波器的设计为例,采用Altera公司Cyclone II系列的EP2C35F672C8 FPGA作为硬件平台,通过Modelsim、Quartus II、MATLAB软件平台对设计进行了联合仿真测试分析及验证。结果显示,该设计达到了指标要求,功能正确,资源占用及处理速度均得到了优化。
  3. 所属分类:其它

    • 发布日期:2020-08-31
    • 文件大小:307200
    • 提供者:weixin_38675969
  1. 基于FPGA的FIR数字滤波器设计与实现

  2. 要介绍了FIR数字滤波器的结构特点和基本原理,提出基于FPGA和DSP Builder的FIR数字滤波器的基本设计流程和实现方案。在Mat lab/Simulink环境下,采用DSP Builder模块搭建FIR模型,根据FDATool工具对FIR滤波器进行了设计,然后进行系统级仿真和ModelSim功能仿真,其仿真结果表明其数字滤波器的滤波效果良好。通过SignalCompiler把模型...
  3. 所属分类:其它

    • 发布日期:2020-08-30
    • 文件大小:681984
    • 提供者:weixin_38732425
  1. 基于FPGA的FIR数字滤波器设计与仿真

  2. 采用改进并行分布式算法设计了一种16抽头FIR数字低通滤波器,首先用Matlab工具箱中的FDATool设计滤波器系数,然后使用硬件描述语言Verilog HDL和原理图,实现了子模块和系统模块设计,在Matlab与QuartusII中对系统模块进行联合仿真。仿真结果表明,设计系统性能稳定,滤波效果良好,且实用性较强。
  3. 所属分类:其它

    • 发布日期:2020-08-28
    • 文件大小:274432
    • 提供者:weixin_38645379
  1. 基于FPGA的高效FIR滤波器设计与实现

  2. 给出了一种基于FPGA的数字滤波器的设计方法。该方法先通过MATLAB设计出一个具有具体指标的FIR滤波器, 再对滤波器系数进行处理, 使之便于在FPGA中实现, 然后采用基于分布式算法和CSD编码的滤波器结构进行设计, 从而避免了乘法运算, 节约了硬件资源,其流水线的设计方式也提高了运行速度。Matlab和Modelsim仿真表明, 该设计功能正确, 能实现快速滤波。
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:452608
    • 提供者:weixin_38747906
  1. 基于FPGA的FIR滤波器设计与仿真

  2. FIR数字滤波器以其良好的线性相位特性被广泛使用,属于数字信号处理的基本模块之一。FPGA具有的灵活的可编程逻辑可以方便地实现高速数字信号处理。为了提高实时数字信号处理的速度,利用FPGA芯片内部的ROM实现一种查找表结构的FIR数字滤波器。并用MATAB对实验结果进行仿真和分析,证明了设计的可行性。
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:181248
    • 提供者:weixin_38733885
  1. 基于FPGA的数字滤波器的设计与实现

  2. 本文采用了一种基于DSP Builder的FPGA设计方法,以一个低通的16阶FIR滤波器的实现为例,通过生成的滤波器顶层模块文件与A/D模块文件设计,在联星科技的NC-EDA-2000C实验箱上验证了利用该方法设计的数字滤波器电路工作正确可靠,能满足设计要求。
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:227328
    • 提供者:weixin_38730389
  1. 基于FPGA的脉冲压缩仿真与实现

  2. 通过仿真分析脉冲压缩过程和调试验验证整个设计.可看出利用基于分布式算法能够大大减少数字脉冲压缩的运算量,提高脉冲压缩效率。由于匹配滤波器的系数是以中心,点对称的,所以可采用线性相位FIR滤波器在FPGA中的实现算法,这样同等性能的滤波器设计可减小一半的硬件规l模。同时,还可通过分时复用嵌入式乘法器来实现卷积,这样就会节省更多的逻辑单元,并且有能力实现更多功能。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:442368
    • 提供者:weixin_38748769
  1. 单片机与DSP中的基于FPGA 的FIR 数字滤波器设计方案

  2. 摘要:本文简要介绍了FIR数字滤波器的结构特点和基本原理,提出基于FPGA和DSP Builder的FIR数字滤波器的基本设计流程和实现方案。   在Matlab/Simulink环境下,采用DSP Builder模块搭建FIR模型,根据FDATool工具对FIR滤波器进行了设计,然后进行系统级仿真和ModelSim功能仿真,其仿真结果表明其数字滤波器的滤波效果良好。通过SignalCompiler把模型转换成VHDL语言加入到FPGA的硬件设计中,从QuartusⅡ软件中的虚拟逻辑分析工具S
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:343040
    • 提供者:weixin_38571603
  1. 基于FPGA的FIR滤波器设计与实现

  2. 采用并行分布式算法和MAC算法给出了FIR滤波器的FPGA实现。以32阶FIR滤波器的设计为例,采用Altera公司Cyclone II系列的EP2C35F672C8 FPGA作为硬件平台,通过Modelsim、Quartus II、MATLAB软件平台对设计进行了联合仿真测试分析及验证。结果显示,该设计达到了指标要求,功能正确,资源占用及处理速度均得到了优化。
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:308224
    • 提供者:weixin_38697808
  1. 单片机与DSP中的基于FPGA的高效FIR滤波器设计与实现

  2. 摘要: 给出了一种基于FPGA的数字滤波器的设计方法。该方法先通过MATLAB设计出一个具有具体指标的FIR滤波器, 再对滤波器系数进行处理, 使之便于在FPGA中实现, 然后采用基于分布式算法和CSD编码的滤波器结构进行设计, 从而避免了乘法运算, 节约了硬件资源,其流水线的设计方式也提高了运行速度。Matlab和Modelsim仿真表明, 该设计功能正确, 能实现快速滤波。   0 引言   数字滤波器在语音与图像处理、模式识别、雷达信号处理、频谱分析等应用中都具有重要作用。它能避免模拟
  3. 所属分类:其它

    • 发布日期:2020-11-03
    • 文件大小:449536
    • 提供者:weixin_38563176
  1. 单片机与DSP中的基于流水线技术的并行高效FIR滤波器设计

  2. 摘要:基于流水线技术,利用FPGA进行并行可重复配置高精度的FIR滤波器设计。使用VHDL可以很方便地改变滤波器的系数和阶数。在DSP中采用这种FIR滤波器的设计方法可以充分发挥FPGA的优势。     关键词:FIR滤波器 FPGA 流水线技术 数字滤波器可以滤除多余的噪声,扩展信号频带,完成信号预调,改变信号的特定频谱分量,从而得到预期的结果。数字滤波器在DVB、无线通信等数字信号处理中有着广泛的应用。在数字信号处理中,传统滤波器通过高速乘法累加器实现,这种方法在下一个采样周期到来期间
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:219136
    • 提供者:weixin_38520192
  1. 单片机与DSP中的基于FPGA的FIR滤波器的实现

  2. 摘 要: 提出了一种采用现场可编程门阵列器件FPGA并利用窗函数法实现线性FIR数字滤波器硬件电路的方案,并以一个十六阶低通FIR数字滤波器电路的实现为例说明了利用Xilinx公司XC4000系列芯片的设计过程。设计的电路通过软件程序进行了验证和硬件仿真,结果表明电路工作正确可靠,能满足设计要求。 关键词: FPGA FIR数字滤波器 窗函数 全加器 随着微电子技术的发展,采用现场可编程门阵列FPGA进行数字信号处理得到了飞速发展。由于FPGA具有现场可编程的特点,可以实现专用集成电路,因
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:84992
    • 提供者:weixin_38560502
  1. 单片机与DSP中的基于FPGA的数字滤波器的设计与实现

  2. 在信息信号处理过程中,如对信号的过滤、检测、预测等,都要使用到滤波器,数字滤波器是数字信号处理中使用最广泛的一种方法,常用的数字滤波器有无限长单位脉冲响应(IIR)滤波器和有限长单位脉冲响应(FIR)滤波器两种[1]。对于应用设计者,由于开发速度和效率的要求很高,短期内不可能全面了解数字滤波器相关的优化技术,需要花费很大的精力才能使设计出的滤波器在速度、资源利用、性能上趋于较优。而采用调试好的IP核需要向Altera公司购买。本文采用了一种基于DSP Builder的FPGA设计方法,以一个低通
  3. 所属分类:其它

    • 发布日期:2020-12-06
    • 文件大小:142336
    • 提供者:weixin_38712279
  1.  一种在FPGA上实现的FIR滤波器的资源优化算法

  2. 在数字滤波器中,FIR滤波器是一种结构简单且总是稳定的滤波器,同时也只有FIR滤波器拥有线性相位的特性。传统的直接型滤波器运算速度过慢,而改进型的DA结构的滤波器需要过高的芯片面积消耗大量的逻辑资源很难达到运算速度以及逻辑资源节约的整体优化。本文提出了一种基于RAG算法的FIR滤波器,与传统的基于DA算法的滤波器结构的滤波器相比,RAG算法简化了FIR滤波器乘法模块的结构,减少了逻辑资源的消耗和硬件实现面积,提高了计算速度。本文设计的16阶FIR滤波器用VerilogHDL进行描述,并综合到Al
  3. 所属分类:其它

    • 发布日期:2021-01-30
    • 文件大小:1048576
    • 提供者:weixin_38657984
« 12 3 4 »