您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于FPGA的PCI总线接口硬件调试策略

  2. Signal TapⅡ逻辑分析器集成到QuartusⅡ设计软件中,能够捕获和显示可编程单芯片系统(SOPC)设计中的实时信号状态,这样,开发者就可以在整个设计过程中以系统级速度观察硬件和软件的交互。Signal TapⅡ可支持多达1024个通道,采样深度高达128KB,每个分析器均有1O级触发输入/输出,从而增加了采样的精度。
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:147456
    • 提供者:weixin_38577200
  1. EDA/PLD中的基于FPGA的PCI总线接口硬件调试策略

  2. 0 引言   在FPGA的设计流程中,完成设计输入以及成功综合、布局布线,只能说明设计符合一定的语法规范,而并不能保证其满足设计人员对功能的要求,因而需要通过仿真对设计进行验证。仿真验证的目的是为了发现设计的问题,而一旦发现,就需要千方百计地通过调试找到问题所在,这其实也是设计中比较困难的。   随着FPGA可编程器件容量的不断增大和设计复杂度的日益提高,功能调试已经成为一个很繁重的任务。为了使设计的产品尽快投入市场,设计人员需要一种简易有效的测试工具,以尽可能缩短测试时间,提高测试效率。传
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:171008
    • 提供者:weixin_38719719
  1. 基于FPGA的PCI总线接口硬件调试策略

  2. 0 引言   在FPGA的设计流程中,完成设计输入以及成功综合、布局布线,只能说明设计符合一定的语法规范,而并不能保证其满足设计人员对功能的要求,因而需要通过仿真对设计进行验证。仿真验证的目的是为了发现设计的问题,而一旦发现,就需要千方百计地通过调试找到问题所在,这其实也是设计中比较困难的。   随着FPGA可编程器件容量的不断增大和设计复杂度的日益提高,功能调试已经成为一个很繁重的任务。为了使设计的产品尽快投入市场,设计人员需要一种简易有效的测试工具,以尽可能缩短测试时间,提高测试效率。传
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:209920
    • 提供者:weixin_38599430