您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于FPGA的PCM30/32路系统信号同步数字复接设计

  2. 在现代数字通信系统中,为了扩大信道的传输容量提高信号传输效率,常采用数字复接的技术。在分析了PCM30/32路系统基群信号帧结构的基础上,以EDA综合仿真设计软件QuartusⅡ8.0为开发平台,利用Verilog HDL硬件描述语言进行系统建模,设计了一种基于FPGA的同步数字信号复接系统。经过对系统的功能仿真测试及综合布局布线分析,验证了输入/输出的逻辑关系,实现了系统中在发送端进行数字
  3. 所属分类:其它

    • 发布日期:2020-08-07
    • 文件大小:340992
    • 提供者:weixin_38620741
  1. 基于FPGA的PCM30/32路系统信号同步数字复接设计

  2. 摘要:在现代数字通信系统中,为了扩大信道的传输容量提高信号传输效率,常采用数字复接的技术。在分析了PCM30/32路系统基群信号帧结构的基础上,以EDA综合仿真设计软件QuartusⅡ8.0为开发平台,利用VerilogHDL硬
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:282624
    • 提供者:weixin_38507121
  1. 基于FPGA的PCM3032路系统信号同步数字复接设计

  2. 本文主要依据PCM30/32基群信号的特点,结合FPGA建模仿真,利用QuartusⅡ8.0仿真综合软件,实现4路低速信号的同步时分复用,提高信号传输效率;并在分解端将其分解还原为4路原始信号。功能仿真结果正确,在允许的信号延时下实现了系统主要功能。系统基于FPGA的设计,便于功能修改和扩展,只需实时修改内部参数即可。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:283648
    • 提供者:weixin_38645133
  1. 基于FPGA的PCM30/32路系统信号同步数字复接设计[图]

  2. 本文主要依据PCM30/32基群信号的特点,结合FPGA建模仿真,利用QuartusⅡ8.0仿真综合软件,实现4路低速信号的同步时分复用,提高信号传输效率;并在分解端将其分解还原为4路原始信号。功能仿真结果正确,在允许的信号延时下实现了系统主要功能。系统基于FPGA的设计,便于功能修改和扩展,只需实时修改内部参数即可。
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:274432
    • 提供者:weixin_38732277