点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 基于FPGA的risc_cpu设计
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
risc_cpu设计代码及测试文件完整版
RISC即精简指令集计算机(Reduced Instruction Set Computer)的缩写; 这个cpu主要包括一下7个子模块: (1)时钟发生器; (2)指令寄存器; (3)累加器; (4)RISC_CPU算术逻辑运算单元; (5)数据控制器; (6)程序计数器; (7)地址多路器。
所属分类:
硬件开发
发布日期:2009-06-27
文件大小:10240
提供者:
nnwangyu
基于FPGA的RISC_CPU的设计与实现
本课题首先对集成电路的发展进行概述,分析国内外CPU系统的现状和发展趋势。其次,理解RISC_CPU的基本概念,将其与一般的CPU进行了结构和性能上的比较,得出RISC_CPU不仅只是简化了指令系统,而且还通过简化指令系统使计算机的结构更加简单合理,从而提高了运算速度。最后,运用仿真设计软件ISE 10.1设计一个简化的RISC_CPU,并对其各模块及顶层模块的结构和功能进行综合仿真,最终利用FPGA实现一个RISC_CPU。
所属分类:
硬件开发
发布日期:2010-07-13
文件大小:2097152
提供者:
owenwjj
RISC_CPU工程 verilog实现
基于FPGA的16位RISC_CPU设计__源自曹晓亮的博客
所属分类:
嵌入式
发布日期:2015-11-12
文件大小:1048576
提供者:
qq_18648569