您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. FPGA跨时钟域设计

  2. 基于FPGA的数字系统设计中大都推荐采用同步时序的设计,也就是单时钟系统。但是实际的工程中,纯粹单时钟系统设计的情况很少,特别是设计模块与外围芯片的通信中,跨时钟域的情况经常不可避免。如果对跨时钟域带来的亚稳态、采样丢失、潜在逻辑错误等等一系列问题处理不当,将导致系统无法运行。本文总结出了几种同步策略来解决跨时钟域问题。
  3. 所属分类:硬件开发

    • 发布日期:2016-12-19
    • 文件大小:1048576
    • 提供者:qq_36727123
  1. EDA/PLD中的基于FPGA设计跨时钟域的同步策略

  2. 1 引言   基于FPGA的数字系统设计中大都推荐采用同步时序的设计,也就是单时钟系统。但是实际的工程中,纯粹单时钟系统设计的情况很少,特别是设计模块与外围芯片的通信中,跨时钟域的情况经常不可避免。如果对跨时钟域带来的亚稳态、采样丢失、潜在逻辑错误等等一系列问题处理不当,将导致系统无法运行。本文总结出了几种同步策略来解决跨时钟域问题。   2 异步设计中的亚稳态   触发器是FPGA设计中最常用的基本器件。触发器工作过程中存在数据的建立(setup)和保持(hold)时间。对于使用上升沿触
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:175104
    • 提供者:weixin_38656364
  1. FPGA异步时钟设计中的同步策略

  2. 基于FPGA的数字系统设计中大都推荐采用同步时序的设计,也就是单时钟系统。但是实际的工程中,纯粹单时钟系统设计的情况很少,特别是设计模块与外围芯片的通信中,跨时钟域的情况经常不可避免。
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:191488
    • 提供者:weixin_38539705
  1. FPGA的异步时钟设计中的同步策略

  2. 基于FPGA的数字系统设计中大都推荐采用同步时序的设计,也就是单时钟系统。但是实际的工程中,纯粹单时钟系统设计的情况很少,特别是设计模块与外围芯片的通信中,跨时钟域的情况经常不可避免。如果对跨时钟域带来的亚稳态、采样丢失、潜在逻辑错误等等一系列问题处理不当,将导致系统无法运行。本文总结出了几种同步策略来解决跨时钟域问题。
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:193536
    • 提供者:weixin_38636655
  1. 基于FPGA设计跨时钟域的同步策略

  2. 1 引言   基于FPGA的数字系统设计中大都推荐采用同步时序的设计,也就是单时钟系统。但是实际的工程中,纯粹单时钟系统设计的情况很少,特别是设计模块与外围芯片的通信中,跨时钟域的情况经常不可避免。如果对跨时钟域带来的亚稳态、采样丢失、潜在逻辑错误等等一系列问题处理不当,将导致系统无法运行。本文总结出了几种同步策略来解决跨时钟域问题。   2 异步设计中的亚稳态   触发器是FPGA设计中常用的基本器件。触发器工作过程中存在数据的建立(setup)和保持(hold)时间。对于使用上升沿触发
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:168960
    • 提供者:weixin_38508821