您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. EDA/SOPC 技术实验讲义

  2. 第一章 EDA_VHDL 实验/设计与电子设计竞赛 4 1-1、 应用QuartusII 完成基本组合电路设计 5 1-2. 应用QuartusII 完成基本时序电路的设计 6 1-3. 设计含异步清0 和同步时钟使能的加法计数器 7 1-4. 7 段数码显示译码器设计 8 1-5. 8 位数码扫描显示电路设计 9 1-6. 数控分频器的设计 10 1-7. 32 位并进/并出移位寄存器设计 10 1-8. 在QuartusII 中用原理图输入法设计8 位全加器 11 1-9. 在Quartu
  3. 所属分类:硬件开发

    • 发布日期:2012-04-18
    • 文件大小:3145728
    • 提供者:xiaosong89
  1. 基于IP核的FIR低通滤波器的设计与实现

  2. FIR(Finite Impulse Response,有限冲击响应)数字滤波器具有稳定性高、可以实现线性相位等优点,广泛被应用于信号检测与处理等领域
  3. 所属分类:其它

    • 发布日期:2020-08-14
    • 文件大小:174080
    • 提供者:weixin_38532139
  1. 基于IP核的FIR低通滤波器的设计与实现

  2. 本文在Altera公司的FIR数字滤波器IP核的基础上,设计了基于分布式算法的FIR数字低通滤波器。
  3. 所属分类:其它

    • 发布日期:2020-10-18
    • 文件大小:164864
    • 提供者:weixin_38585666
  1. 单片机与DSP中的基于FPGA的数字滤波器的设计与实现

  2. 在信息信号处理过程中,如对信号的过滤、检测、预测等,都要使用到滤波器,数字滤波器是数字信号处理中使用最广泛的一种方法,常用的数字滤波器有无限长单位脉冲响应(IIR)滤波器和有限长单位脉冲响应(FIR)滤波器两种[1]。对于应用设计者,由于开发速度和效率的要求很高,短期内不可能全面了解数字滤波器相关的优化技术,需要花费很大的精力才能使设计出的滤波器在速度、资源利用、性能上趋于较优。而采用调试好的IP核需要向Altera公司购买。本文采用了一种基于DSP Builder的FPGA设计方法,以一个低通
  3. 所属分类:其它

    • 发布日期:2020-12-06
    • 文件大小:142336
    • 提供者:weixin_38712279