您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于FPGA和以太网的数据采集系统的研究与设计

  2. 摘要:提出了一种基于FPGA和DM9000A的嵌入式以太网通信的设计方法,阐述了硬件部分的电路组成 和MicroBlaze软核处理器的一些片内外设IP核,以及简化的TCP/IP协议栈的实现方法。软件采用Standalone的运行方式,软件代码直接运行在裸CPu核上。与嵌入式操作系统相比,节约了系统资源,提高了运行速度。
  3. 所属分类:嵌入式

    • 发布日期:2018-09-07
    • 文件大小:321536
    • 提供者:qq_25498297
  1. 基于FPGA的嵌入式以太网与Matlab通信平台的数据传送交互系统.pdf

  2. 着FPGA单片可编程容量的日益增大,传统的嵌入式系统设计正在逐渐被片上系统所取代,用于数据通信的以太网片上系统设计也越来越备受关注,另外,通信数据采集的可视化及数据处理的简单化要求也越来越明显,基于这两方面,本文简要介绍了如何利用Xilinx公司的MicroBlaze微处理器软核,以及相应的嵌入式操作系统Xilkernel和Lwip协议功能函数,采用片上系统设计理念,来设计完成基于FPGA的嵌入式以太网与Matlab通信平台的数据传送交互系统。
  3. 所属分类:其它

    • 发布日期:2019-07-23
    • 文件大小:348160
    • 提供者:weixin_39841365
  1. 基于Xilinx FPGA SOPC的TFT-LCD 控制器设计与实现

  2. 根据TFT-LCD的工作原理,采用Xilinx公司的Microblaze微处理器软核,提出了一种基于嵌入式FPGA SOPC平台的TFT-LCD控制器方案.并验证了该方案的可行性。该控制器为进一步在嵌入式FPGA 片上系统进行图像和多媒体开发提供了一个稳固的平台。
  3. 所属分类:其它

    • 发布日期:2020-07-11
    • 文件大小:235520
    • 提供者:weixin_38565480
  1. 基于FPGA的片上系统的无线保密通信终端

  2. 本设计使用硬件描述语言VHDL在FPGA数字逻辑层面上实现AES加解密,为了系统的扩展性和构建良好的人机交互,设计通过PS/2键盘输入加密密钥,并将其显示在LCD上。在软核MicroBlaze上,通过SPI总线读写FIFO和RAM控制射频芯片CC2420,使系统具有信道选择、地址识别、自动CRC校验功能,使系统更加安全、通信误码率更低。
  3. 所属分类:其它

    • 发布日期:2020-08-13
    • 文件大小:371712
    • 提供者:weixin_38663036
  1. 基于Xilinx FPGA的片上系统无线保密通信终端

  2. 本设计使用硬件描述语言VHDL在FPGA数字逻辑层面上实现AES加解密,为了系统的扩展性和构建良好的人机交互,设计通过PS/2键盘输入加密密钥,并将其显示在LCD上。在软核MicroBlaze上,通过SPI总线读写FIFO和RAM控制射频芯片CC2420,使系统具有信道选择、地址识别、自动CRC校验功能,使系统更加安全、通信误码率更低。
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:321536
    • 提供者:weixin_38677472
  1. 基于Xilinx FPGA的片上系统无线保密通信终端设计

  2. 利用软件实施加密算法已经成为实时安全通信系统的重要瓶颈。标准的商品化CPU和DSP无法跟上数据加密算法的计算速度要求。此外,CPU和DSP需要完成太多的其他任务。基于FPGA高度优化的可编程的硬件安全性解决方案提供了并行处理能力,并且可以达到所要求的加密处理性能基准[1].然而如果仅使用FPGA可编程VHDL来实现的话,系统就不够灵活,升级困难,况且实现起来有很大的难度,本系统以AES加密算法为例,使用Xilinx SPARTAN 3E为开发平台,以Xilinx的嵌入式软核Microblaze为
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:342016
    • 提供者:weixin_38722348
  1. 嵌入式系统/ARM技术中的一种新的嵌入式处理器在线调试方法

  2. 摘要: 针对嵌入式处理器在FPGA 中的应用现状,通过引入通用的调试模块,实现了对没有调试接口的嵌入式处理器进行在线调试的功能。所设计的调试模块通过引入专用的调试中断及与之对应的调试服务程序实现一种处理器响应断点( breakpoint) 的机制,并基于双端口RAM 中一种巧妙的地址映射机制实现同时对多行代码设置断点的功能。实际的工程应用情况表明,新的调试方法扩展了对小型嵌入式处理器进行调试的手段,明显提高了开发效率。   1 引言   在FPGA 设计中使用嵌入式处理器软核( 如Micro
  3. 所属分类:其它

    • 发布日期:2020-11-03
    • 文件大小:385024
    • 提供者:weixin_38526979
  1. 嵌入式系统/ARM技术中的基于FPGA的OPB_AHB总线桥接器的设计

  2. 摘要:本文首先介绍了 AHB和OPB总线协议特点,并在此基础上详细阐述了 OPB_AHB总线桥接器的功能和设计思路,最后给出了 OPB_AHB的验证方法和仿真结果。并在 Xilinx的EDK环境下利用MicroBlaze软核构建了 SoC系统并通过 FPGA验证。   1.引言   SoC(System on a Chip)自20世纪90年代后期出现以来,广受学术界和工业界的关注, SoC通常将微处理器、 IP(Intelligence Property)核和存储器(或片外存储控制接口)集成
  3. 所属分类:其它

    • 发布日期:2020-11-11
    • 文件大小:326656
    • 提供者:weixin_38553478
  1. 嵌入式系统/ARM技术中的基于FPGA的嵌入式以太网与Matlab通信系统的设计

  2. 摘要:随着FPGA单片可编程容量的日益增大,传统的嵌入式系统设计正在逐渐被片上系统所取代,用于数据通信的以太网片上系统设计也越来越备受关注,另外,通信数据采集的可视化及数据处理的简单化要求也越来越明显,基于这两方面,本文简要介绍了如何利用Xilinx公司的MicroBlaze微处理器软核,以及相应的嵌入式操作系统Xilkemel和Lwip协议功能函数,采用片上系统设计理念,来设计完成基于FPGA的嵌入式以太网与Matlab通信平台的数据传送交互系统。   O 引言   近年来,随着信息技术的
  3. 所属分类:其它

    • 发布日期:2020-11-06
    • 文件大小:306176
    • 提供者:weixin_38514805
  1. 基于MicroBlaze软核的FPGA片上系统设计

  2. Xilinx公司的MicroBlaze 32位软处理器核是支持CoreConnect总线的标准外设集合。MicroBlaze处理器运行在150MHz时钟下,可提供125 D-MIPS的性能,非常适合设计针对网络、电信、数据通信和消费市场的复杂嵌入式系统。 1 MicroBlaze的体系结构       MicroBlaze 是基于Xilinx公司FPGA的微处理器IP核,和其它外设IP核一起,可以完成可编程系统芯片(SOPC)的设计。MicroBlaze 处理器采用RISC架构和哈佛结构
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:91136
    • 提供者:weixin_38668274