您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于PSoC3 UDB的异步SRAM读写控制

  2. 摘要:本文介绍使用Cypress的PSoC3 UDB实现对异步SRAM的读写控制,并以CY7C1069AV33 SRAM为例介绍其软硬件设计过程。   1, 概述   Cypress PSoC3使用基于单循环流水线的高性能8051内核 (67MHz/33MIPS),提供业界广泛采用的5.5V至0.5V电压范围和低至200nA的休眠电流,可以满足极低功耗的应用场合。PSoC3的高性能模拟子系统和数字系统都拥有可编程通路,允许将任何模拟或数字信号(包括可编程时钟)分配到任何通用I/O引脚,这为使
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:676864
    • 提供者:weixin_38524246
  1. 基于PSoC3 UDB的异步SRAM读写控制

  2. 摘要:本文介绍使用Cypress的PSoC3 UDB实现对异步SRAM的读写控制,并以CY7C1069AV33 SRAM为例介绍其软硬件设计过程。   1, 概述   Cypress PSoC3使用基于单循环流水线的高性能8051内核 (67MHz/33MIPS),提供业界广泛采用的5.5V至0.5V电压范围和低至200nA的休眠电流,可以满足极低功耗的应用场合。PSoC3的高性能模拟子系统和数字系统都拥有可编程通路,允许将任何模拟或数字信号(包括可编程时钟)分配到任何通用I/O引脚,这为使
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:850944
    • 提供者:weixin_38717359