您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. EDA/SOPC 技术实验讲义

  2. 第一章 EDA_VHDL 实验/设计与电子设计竞赛 4 1-1、 应用QuartusII 完成基本组合电路设计 5 1-2. 应用QuartusII 完成基本时序电路的设计 6 1-3. 设计含异步清0 和同步时钟使能的加法计数器 7 1-4. 7 段数码显示译码器设计 8 1-5. 8 位数码扫描显示电路设计 9 1-6. 数控分频器的设计 10 1-7. 32 位并进/并出移位寄存器设计 10 1-8. 在QuartusII 中用原理图输入法设计8 位全加器 11 1-9. 在Quartu
  3. 所属分类:硬件开发

    • 发布日期:2012-04-18
    • 文件大小:3145728
    • 提供者:xiaosong89
  1. Altera Enthernet开发资料

  2. 2410平台上dm9000a网卡驱动分析.doc dm9000a网卡驱动.doc 没有经过修改的代码dm9000a.rar 32位软核处理器NIOSII的以太网接口设计与实现.caj ALTERA DE2开发板一个网络芯片DM9000A的应用范例// DE2_Web_Server DE2板子附带的DM9000A网络IP CORE// DM9000A Design and Implementation of the lwIP TCP_IP Stack.pdf DM9000A Applicatio
  3. 所属分类:硬件开发

    • 发布日期:2013-07-26
    • 文件大小:30408704
    • 提供者:originator
  1. FPGA自学笔记——设计与验证VIP版.pdf

  2. 开始有计划写这本书的时候, Altera 还叫 Altera, 还没有加入 Intel 的大家庭, Xilinx 的 ZYNQ 也才刚刚开始有人探索, Altera 大学计划第一次将亚洲创新大赛由传统的 SOPC 大赛 换成了 SOC 大赛,软核变硬核,性能翻几番。 那个时候,能出一本认认真真讲 FPGA 设计的 书, 会得到非常高的评价。 而我,则由于工作变动, 中间拖沓了半年,当半年后再来准备动 笔时,才恍然领悟到, Altera 即将成为 Intel 的可编程事业部, 基于嵌入式硬核的 S
  3. 所属分类:硬件开发

    • 发布日期:2019-09-03
    • 文件大小:16777216
    • 提供者:qq_30307853
  1. Altera Enthernet DM9000开发资料

  2. 2410平台上dm9000a网卡驱动分析// 2410平台上dm9000a网卡驱动分析.doc dm9000a网卡驱动.doc 没有经过修改的代码dm9000a.rar 32位软核处理器NIOSII的以太网接口设计与实现.caj ALTERA DE2开发板一个网络芯片DM9000A的应用范例// DE2_Web_Server DE2板子附带的DM9000A网络IP CORE// DM9000A Design and Implementation of the lwIP
  3. 所属分类:硬件开发

    • 发布日期:2013-07-26
    • 文件大小:30408704
    • 提供者:originator
  1. 可复用ENC28J60控制IP核开发与验证

  2. 针对以太网控制器ENC28J60,开发了一款基于Avalon总线的专用控制IP(Intellectual Property)核。设计改变了传统使用SPI控制器加通用I/O口的控制方法,使得对ENC28J60的控制更加简便。IP核经过了充分验证,并在某动态称重数据采集系统应用中工作稳定,运行良好。该设计结构简单,使用方便,为SoPC(System on a Programmable Chip)开发提供了一个高效的以太网接口。
  3. 所属分类:其它

    • 发布日期:2020-06-20
    • 文件大小:796672
    • 提供者:weixin_38717450
  1. 基于SOPC的现场总线多通道实时温度采集系统设计

  2. 系统采用Nios II软核处理器实现SOPC设计;采用热电偶构建温度采集前端电路,利用FPGA实现模数转换器ADC以及其他外围设备工作的控制;采集的数据利用乒乓控制原理存储在高速FIFO中,从而实现数据的高速无缝缓存和处理,并通过PROFIBUS现场总线实现与上位机之间的高速数据通信。
  3. 所属分类:其它

    • 发布日期:2020-07-26
    • 文件大小:101376
    • 提供者:weixin_38548394
  1. 基于NAND Flash的数据存储系统设计

  2. 引言   传统的存储设备虽然具有价格低廉的优势,但是在高温、高速、高冲击的测试环境中,往往存在设备存放空间有限、测试参数较多、采集速率高、环境复杂等因素。为了得到准确的测试数据,对存储设备的性能也提出了较高的要求,如高存储速度、大存储容量、小巧轻便、抗冲击等。此时传统的存储设备便无法完成复杂环境测试数据的存储任务。为解决这个问题,本文设计了基于NAND Flash的数据存储系统,该系统采用Xilinx公司提出的灵活、高效、低成本的解决方案SOPC,把通用的RISC处理器MicroBlaze与用
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:264192
    • 提供者:weixin_38677244
  1. 基于SOPC数据采集与控制系统的设计

  2. 基于SOPC技术设计了一个综合应用系统;实现了键值数据采集、显示,并将采集到的数据通过串口送给上位机;也可以接收上位机送来的数据,控制点亮相应的二极管且将接收到的数据显示在数码管上。系统硬件由FPGA及外围电路组成,采用了性能优良的NiosII软核处理器;软件在Altera公司的软件集成开发工具NiosIIIDE下应用C语言编程。该系统工作可靠,在实际的应用设计中有一定的参考价值。
  3. 所属分类:其它

    • 发布日期:2020-10-18
    • 文件大小:121856
    • 提供者:weixin_38620734
  1. 带有时标的嵌入式语音信号录取系统设计

  2. 为了满足语音电台抗干扰客观评估系统对语音文件对准精度的要求,在FPGA平台上设计一种基于SOPC技术的带有时间标记信息的嵌入式语音信号录取系统。在GPS接收机时间信息和秒脉冲触发下,NiosⅡ软核处理器控制音频Codec芯片WM8731对输入的音频信号进行高精度采集,将触发时间信息和采集得到的数据按照特定的格式进行打包与封装,并以FAT文件格式存储到SD卡上。由于GPS系统时间信息具有很高的时间精度,加之FPGA器件具有的时序可控特性
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:139264
    • 提供者:weixin_38714653
  1. 单片机与DSP中的基于SOPC的高速数据采集系统的分析与设计

  2. 0  引言   传统数据采集卡多采用PCI或ISA总线接口,这种方式安装麻烦、价格昂贵,且受计算机插槽数量、地址、中断资源限制,有扩展性差等缺点。而USB通用串行总线则具有安装方便、高带宽、易扩展等优点,其中USB2.0标准具有480Mbps的最高数据传输率,这使USB成为本系统所选接口的主要类型。控制方面,传统数据采集通常使用单片机或DSP作CPU来进行控制和数据处理。其中单片机的时钟频率低,无法适应高速数据采集;DSP虽能满足速度要求,但在速度提高的同时,也提高了成本。而用FPGA实现的S
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:205824
    • 提供者:weixin_38595850
  1. 嵌入式系统/ARM技术中的基于NiosⅡ的电能质量监测系统设计

  2. 摘要:在电力系统的电能质量参数检测中,利用可编程逻辑器件的可在线编程特点和SoPC的技术优势,在FPGA中嵌入了32位NiosⅡ软核系统,探讨了处理谐波数据的FFT算法和硬件系统结构的设计,可实现对电能信号的采集、处理、存储与显示等功能,达到了实时系统的要求。   在电力系统中,要实现对电能质量各项参数的实时监测和记录,必须对电能进行高速的采集和处理,尤其是针对电能质量的各次谐波的分析和运算,系统要完成大量运算处理工作,同时系统还要实现和外部系统的通信、控制、人机接口等功能。而电能质量监测系统
  3. 所属分类:其它

    • 发布日期:2020-11-07
    • 文件大小:243712
    • 提供者:weixin_38516270
  1. 基于SOPC的脑电信号实时处理

  2. 为满足脑电信号采集、处理设备具有便携式,实时性,数据量大的实际需求,提出了一种基于SOPC的脑电信号实时处理设计方案。用脑电极采集到的脑电信号经过前期预处理(放大,滤波)、A/D模数转换后,经过SOPC系统对脑电信号进行频谱分析、特征提取,最后存储或传输。整个设计围绕SOPC系统,以NiosⅡCPU为核心,并与其他外围设备集成,实现整个系统的控制与处理能力。利用SOPC系统实现的脑电信号采集系统,具有体积小、运算速度快、方案灵活的特点,为构建脑电信号实时处理系统提供了一个新技术方案。
  3. 所属分类:其它

    • 发布日期:2021-01-31
    • 文件大小:1048576
    • 提供者:weixin_38664556
  1. 基于NAND Flash的数据存储系统设计

  2. 引言   传统的存储设备虽然具有价格低廉的优势,但是在高温、高速、高冲击的测试环境中,往往存在设备存放空间有限、测试参数较多、采集速率高、环境复杂等因素。为了得到准确的测试数据,对存储设备的性能也提出了较高的要求,如高存储速度、大存储容量、小巧轻便、抗冲击等。此时传统的存储设备便无法完成复杂环境测试数据的存储任务。为解决这个问题,本文设计了基于NAND Flash的数据存储系统,该系统采用Xilinx公司提出的灵活、高效、低成本的解决方案SOPC,把通用的RISC处理器MicroBlaze与用
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:351232
    • 提供者:weixin_38590685
  1. 基于SOPC的高速数据采集系统的分析与设计

  2. 0  引言   传统数据采集卡多采用PCI或ISA总线接口,这种方式安装麻烦、价格昂贵,且受计算机插槽数量、地址、中断资源限制,有扩展性差等缺点。而USB通用串行总线则具有安装方便、高带宽、易扩展等优点,其中USB2.0标准具有480Mbps的数据传输率,这使USB成为本系统所选接口的主要类型。控制方面,传统数据采集通常使用单片机或DSP作CPU来进行控制和数据处理。其中单片机的时钟频率低,无法适应高速数据采集;DSP虽能满足速度要求,但在速度提高的同时,也提高了成本。而用FPGA实现的SOP
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:256000
    • 提供者:weixin_38660108