您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. EDA/SOPC 技术实验讲义

  2. 第一章 EDA_VHDL 实验/设计与电子设计竞赛 4 1-1、 应用QuartusII 完成基本组合电路设计 5 1-2. 应用QuartusII 完成基本时序电路的设计 6 1-3. 设计含异步清0 和同步时钟使能的加法计数器 7 1-4. 7 段数码显示译码器设计 8 1-5. 8 位数码扫描显示电路设计 9 1-6. 数控分频器的设计 10 1-7. 32 位并进/并出移位寄存器设计 10 1-8. 在QuartusII 中用原理图输入法设计8 位全加器 11 1-9. 在Quartu
  3. 所属分类:硬件开发

    • 发布日期:2012-04-18
    • 文件大小:3145728
    • 提供者:xiaosong89
  1. FPGA自学笔记——设计与验证VIP版.pdf

  2. 开始有计划写这本书的时候, Altera 还叫 Altera, 还没有加入 Intel 的大家庭, Xilinx 的 ZYNQ 也才刚刚开始有人探索, Altera 大学计划第一次将亚洲创新大赛由传统的 SOPC 大赛 换成了 SOC 大赛,软核变硬核,性能翻几番。 那个时候,能出一本认认真真讲 FPGA 设计的 书, 会得到非常高的评价。 而我,则由于工作变动, 中间拖沓了半年,当半年后再来准备动 笔时,才恍然领悟到, Altera 即将成为 Intel 的可编程事业部, 基于嵌入式硬核的 S
  3. 所属分类:硬件开发

    • 发布日期:2019-09-03
    • 文件大小:16777216
    • 提供者:qq_30307853
  1. 基于SOPC的高速数据采集系统的分析与设计

  2. 本文介绍了一种基于SOPC和USB2.0接口的高速数据采集系统及其虚拟仪器的设计方法。
  3. 所属分类:其它

    • 发布日期:2020-07-29
    • 文件大小:99328
    • 提供者:weixin_38552239
  1. 基于SOPC的高速数据采集系统的分析与设计

  2. 本文介绍了一种基于SOPC和USB2.0接口的高速数据采集系统及其虚拟仪器的设计方法。实验表明,基于本设计的高速数据采集系统具有抗干扰、可靠性高、失码率低等优点。
  3. 所属分类:其它

    • 发布日期:2020-10-24
    • 文件大小:229376
    • 提供者:weixin_38699551
  1. 单片机与DSP中的基于SOPC的高速数据采集系统的分析与设计

  2. 0  引言   传统数据采集卡多采用PCI或ISA总线接口,这种方式安装麻烦、价格昂贵,且受计算机插槽数量、地址、中断资源限制,有扩展性差等缺点。而USB通用串行总线则具有安装方便、高带宽、易扩展等优点,其中USB2.0标准具有480Mbps的最高数据传输率,这使USB成为本系统所选接口的主要类型。控制方面,传统数据采集通常使用单片机或DSP作CPU来进行控制和数据处理。其中单片机的时钟频率低,无法适应高速数据采集;DSP虽能满足速度要求,但在速度提高的同时,也提高了成本。而用FPGA实现的S
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:205824
    • 提供者:weixin_38595850
  1. 嵌入式系统/ARM技术中的基于NiosⅡ的电能质量监测系统设计

  2. 摘要:在电力系统的电能质量参数检测中,利用可编程逻辑器件的可在线编程特点和SoPC的技术优势,在FPGA中嵌入了32位NiosⅡ软核系统,探讨了处理谐波数据的FFT算法和硬件系统结构的设计,可实现对电能信号的采集、处理、存储与显示等功能,达到了实时系统的要求。   在电力系统中,要实现对电能质量各项参数的实时监测和记录,必须对电能进行高速的采集和处理,尤其是针对电能质量的各次谐波的分析和运算,系统要完成大量运算处理工作,同时系统还要实现和外部系统的通信、控制、人机接口等功能。而电能质量监测系统
  3. 所属分类:其它

    • 发布日期:2020-11-07
    • 文件大小:243712
    • 提供者:weixin_38516270
  1. 基于SOPC的高速数据采集系统的分析与设计

  2. 0  引言   传统数据采集卡多采用PCI或ISA总线接口,这种方式安装麻烦、价格昂贵,且受计算机插槽数量、地址、中断资源限制,有扩展性差等缺点。而USB通用串行总线则具有安装方便、高带宽、易扩展等优点,其中USB2.0标准具有480Mbps的数据传输率,这使USB成为本系统所选接口的主要类型。控制方面,传统数据采集通常使用单片机或DSP作CPU来进行控制和数据处理。其中单片机的时钟频率低,无法适应高速数据采集;DSP虽能满足速度要求,但在速度提高的同时,也提高了成本。而用FPGA实现的SOP
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:256000
    • 提供者:weixin_38660108