您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于SoC FPGA的北斗接收机载波跟踪环路设计

  2. 为了实现北斗卫星导航接收机高实时性、小型化及低功耗,提出了一种基于SoC FPGA的载波跟踪环路的设计方案。通过对FLL(锁频环)和PLL(锁相环)的分析,并利用SOPC技术,实现了基于SoC FPGA的载波跟踪环路,可完全在FPGA内部完成载波的剥离。测试结果表明,该方案能实现载波信号的快速精确跟踪,具有良好的实时性和应用价值。
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:733184
    • 提供者:weixin_38651445