您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于VHDL语言的EDA 数字钟报告(完整)

  2. 基于VHDL语言,用Top_Down的思想进行设计的 具有时,分,秒计数显示功能,以24小时为计数循环;能实现清零,调节小时,分钟以及整点报时的功能。
  3. 所属分类:专业指导

    • 发布日期:2009-09-21
    • 文件大小:242688
    • 提供者:tianyu3584
  1. 基于VHDL的EDA交通灯

  2. Quartus||基于VHDL语言的EDA交通灯设计,很不错的设计!
  3. 所属分类:交通

    • 发布日期:2010-06-07
    • 文件大小:3145728
    • 提供者:lmcc3648
  1. 基于VHDL语言的全减器设计

  2. 基于VHDL语言的全减器设计的EDA实验报告
  3. 所属分类:专业指导

    • 发布日期:2010-11-16
    • 文件大小:93184
    • 提供者:ll448763171
  1. 基于VHDL语言的数字钟设计的EDA实验报告

  2. 基于VHDL语言的数字钟设计的EDA实验报告 采用的是顶层文件设计理念 共分为5个模块:分频模块 计时模块 选择模块 控制模块 动态扫描模块
  3. 所属分类:专业指导

    • 发布日期:2010-11-16
    • 文件大小:131072
    • 提供者:ll448763171
  1. 基于VHDL语言的序列发生器与检测器设计实验报告

  2. 基于VHDL语言的序列发生器与检测器设计的EDA实验报告 产生序列0111010011011010,检测序列11010
  3. 所属分类:专业指导

    • 发布日期:2010-11-16
    • 文件大小:114688
    • 提供者:ll448763171
  1. 基于VHDL语言的四层电梯控制程序 EDA实验

  2. EDA实验 VHDL语言编写 四层电梯控制器设计 完整代码 FPGA开发
  3. 所属分类:嵌入式

    • 发布日期:2012-03-26
    • 文件大小:337920
    • 提供者:mutouwanzi
  1. 基于VHDL语言的数字频率计的设计与仿真

  2. EDA技术中期作业,自己做的,基于VHDL语言的数字频率计的设计与仿真报告,报告内有源代码及仿真截图,经仿真完全实现了功能。供大家学习及参考。
  3. 所属分类:其它

    • 发布日期:2012-12-01
    • 文件大小:549888
    • 提供者:fanfandaren
  1. 基于vhdl语言的电子时钟

  2. 本设是基于vhdl语言来描述的电子时钟,并且带有闹钟和置数功能。
  3. 所属分类:专业指导

    • 发布日期:2013-01-27
    • 文件大小:811008
    • 提供者:zx6525403
  1. 基于VHDL语言的EDA秒表作业设计

  2. 基于VHDL语言的EDA秒表作业设计,包括分频、秒表主体和数码管显示译码器,附有工程文件和管脚信息(EDA大作业西电02105143)
  3. 所属分类:嵌入式

  1. 基于VHDL语言的交通灯控制系统

  2. 基于VHDL语言的交通灯控制系统,红黄绿灯自动转换以及倒计时,以及其它功能
  3. 所属分类:嵌入式

    • 发布日期:2016-01-09
    • 文件大小:5120
    • 提供者:wjn18698729446
  1. 基于VHDL语言的可控脉冲发生器.docx

  2. eda课设
  3. 所属分类:讲义

    • 发布日期:2020-01-04
    • 文件大小:20480
    • 提供者:Sataeaaad
  1. 基于VHDL语言的智能拨号报警器的设计

  2. 绍了以EDA技术作为开发手段的智能拨号报警系统的实现。本系统基于VHDL语言,采用FPGA作为控制核心,实现了远程防盗报警。该报警器具有体积小、可靠性高、灵活性强等特点。
  3. 所属分类:其它

    • 发布日期:2020-08-08
    • 文件大小:151552
    • 提供者:weixin_38546622
  1. 电子测量中的基于VHDL语言的数字频率计的设计方案

  2. 摘要:本文提出了一种基于VHDL语言的数字频率计的设计方案,该方案通过采用自顶向下的设计方法,用VHDL语言对状态机、计数器、十分频、同步整形电路等进行编程,用QuartusⅡ对状态机、计数器、同步整形电路、分频电路进行仿真,在FPGA上采用高频测频、低频测周、中间十分频转换的方法,设计出体积较小,性能更可靠的数字频率计。经过电路仿真和硬件测试验证了方案的可行性。   1.引言   数字频率计是通讯设备、计算机、电子产品等生产领域不可缺少的测量仪器。由于硬件设计的器件增加,使设计更加复杂
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:553984
    • 提供者:weixin_38640985
  1. EDA/PLD中的基于VHDL +FPGA 的自动售货机控制模块的设计与实现

  2. EDA技术是以计算机为工具完成数字系统的逻辑综合、布局布线和设计仿真等工作。电路设计者只需要完成对系统功能的描述,就可以由计算机软件进行系统处理,最后得到设计结果,并且修改设计方案如同修改软件一样方便。利用EDA工具可以极大地提高设计效率。   利用硬件描述语言编程来表示逻辑器件及系统硬件的功能和行为,是EDA设计方法的一个重要特征。VHDL(Very High Speed Integrated Circuit Hardware Descr iption Language,超高速集成电路硬件描
  3. 所属分类:其它

    • 发布日期:2020-11-03
    • 文件大小:136192
    • 提供者:weixin_38516386
  1. EDA/PLD中的基于VHDL语言的IP核验证设计

  2. 引言   代码纯化.指在代码设计中及完成后进行自定义的、IEEE标准的、设计重用的、可综合性和可测试性等方面的规则检查;   代码覆盖率分析.研究仿真中的测试矢量是否足够;   设计性能和面积分析.在设计逻辑综合过程中分析所设计的RTL所能达到的性能和面积要求;   可测性分析:IP核设计重用中的关键技术。如何保证IP核的高测试覆盖率,如何保证IP核在集成到SoC中后的可测试性.是该阶段分析的主要目标。所以在IP核实现之前.要检查IP核设计中是否违反了可测性设计规则;   低功耗分析:
  3. 所属分类:其它

    • 发布日期:2020-11-12
    • 文件大小:105472
    • 提供者:weixin_38581992
  1. EDA/PLD中的基于VHDL语言的按键消抖电路设计及仿真

  2. 按键开关是电子设备实现人机对话的重要器件之一。由于大部分按键是机械触点,在触点闭合和断开时都会产生抖动。为避免抖动引起误动作造成系统的不稳定,就要求消除按键的抖动,确保按键每按一次只做一次响应。随着可编程逻辑器件的综合性能的不断提高,它已经象单片机一样。广泛应用在各种数字逻辑领域。用可编程逻辑器件直接获取键盘信息也得到广泛的应用。这里提出用VHDL语言编程的有限状态机的设计方法来实现按键的消抖,经仿真分析和下载实现,这种方法设计的消抖电路能够很好地实现电路功能,进行快速按键时都能保证每按一次做一
  3. 所属分类:其它

    • 发布日期:2020-11-08
    • 文件大小:157696
    • 提供者:weixin_38617602
  1. EDA/PLD中的基于VHDL语言的IP核验证

  2. 引言       在IC(integrated circuit.集成电路)发展到超大规模阶段的今天,基于IP(Intellectual Property,知识产权)核的IC设计及其再利用是保证SoC(system onchip,片上系统)开发效率和质量的重要手段。如果能对IP核进行验证、测试和集成.就可以加速SoC的设计,而这需要从以下5个方面进行考虑。 代码纯化.指在代码设计中及完成后进行自定义的、IEEE标准的、设计重用的、可综合性和可测试性等方面的规则检查; 代码覆盖率分析.研究仿真中
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:106496
    • 提供者:weixin_38546622
  1. 显示/光电技术中的基于VHDL实现的十六路彩灯控制系统

  2. 随着科学技术的发展以及人民生活水平的提高,在现代生活中,彩灯作为一种装饰,既可以增强人们的感观,起到广告宣传的作用,又可以增添节日气氛,为人们的生活增添亮丽,用在舞台上增强晚会灯光效果。随着电子技术的发展,应用系统向着小型化、快速化、大容量、重量轻的方向发展,EDA(Elect ron icDesign A u tom at ic)技术的应用引起电子产品及系统开发的革命性变革。VHDL语言作为可编程逻辑器件的标准语言描述能力强,覆盖面广,抽象能力强,在实际应用中越来越广泛。在这个阶段,人们开始追
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:247808
    • 提供者:weixin_38638163
  1. 基于VHDL语言的实用电梯控制器的设计

  2. 摘 要:介绍了基于VHDL语言设计的电梯控制器,并进行了电路综合和仿真。该控制器遵循方向优先的原则,提供16个楼层多用户的载客服务并指示电梯的运行情况。关键词:VHDL;控制器;EDA;电梯  现代硬件设计运用EDA(ElectronicDesignAutomation)技术采用并行工程和“自顶向下”的设计方法,从系统设计入手,在顶层进行层次划分和结构设计,在功能模块一级进行仿真、纠错,并用VHDL,VerilogHDL等硬件描述语言对高层次的系统行为进行描述,在系统一级进行验证,最后用逻辑综合
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:150528
    • 提供者:weixin_38632006
  1. 基于VHDL语言的数字频率计的设计方案

  2. 摘要:本文提出了一种基于VHDL语言的数字频率计的设计方案,该方案通过采用自顶向下的设计方法,用VHDL语言对状态机、计数器、十分频、同步整形电路等进行编程,用QuartusⅡ对状态机、计数器、同步整形电路、分频电路进行仿真,在FPGA上采用高频测频、低频测周、中间十分频转换的方法,设计出体积较小,性能更可靠的数字频率计。经过电路仿真和硬件测试验证了方案的可行性。   1.引言   数字频率计是通讯设备、计算机、电子产品等生产领域不可缺少的测量仪器。由于硬件设计的器件增加,使设计更加复杂
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:546816
    • 提供者:weixin_38682054
« 12 3 4 5 6 7 8 9 10 ... 15 »