您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于AD9851 型DDS 的数字调制系统设计和实现

  2. 设计实现了以单片机AT89S51 为控制核心,以现场可编程门阵列(Field Porgrammable Gate Array,简称FPGA)为数据处理核心,采用直接数字频率合成(DDS)技术构成的数字调制系统。各模块均通过Verilog HDL 在FPGA 上实现语言编程,经软件仿真和硬件测试验证均达到了设计要求。
  3. 所属分类:硬件开发

    • 发布日期:2010-08-02
    • 文件大小:228352
    • 提供者:song4412719
  1. 基于VerilogHDL的SPWM全数字算法的FPGA实现

  2. 在详细阐述正弦脉宽调制算法的基础上, 结合DDS 技术, 以Actel FPGA 作为控制核心, 通过自然采样法比较1 个三角载波和3 个相位差为1 200 的正弦波, 利用Verilog HDL 语言实现死区 时间可调的SPWM 全数字算法,并在Fushion StartKit 开发板上实现SPWM 全数字算法。通过逻辑分析 仪和数字存储示波器得到了验证,为该技术进一步应用和推广提供了一个良好的开放平台。
  3. 所属分类:其它

    • 发布日期:2010-10-11
    • 文件大小:398336
    • 提供者:aduhaohao
  1. 基于VerilogHDL的通信系统设计

  2. Verilog数字系统编码解码调制等等,涉及到以太网的物理层的关键技术,很好的一本书
  3. 所属分类:硬件开发

    • 发布日期:2013-10-01
    • 文件大小:28311552
    • 提供者:yangguanghaozi
  1. QPSK调制系统的FPGA实现

  2. 基于Verilog语言 ,用 FPGA设计实现一种QPSK调制系统,生成一个5级m序列作为输入信号进行测试,为输入信号进行测试,并在Chipscope中观察各信号波形,分析该系统的正确性。
  3. 所属分类:硬件开发

    • 发布日期:2017-03-27
    • 文件大小:351232
    • 提供者:qq_34488609
  1. 基于Verilog的数字调制

  2. 基于Verilog的数字调制
  3. 所属分类:其它

    • 发布日期:2016-06-28
    • 文件大小:929792
    • 提供者:qq_21898951
  1. 基于UVM和Matlab搭建的DVB-S编码调制系统验证平台

  2. 提出了一种用于测试一个DVB-S编码调制系统的功能验证平台。该平台使用高级验证方法学(Universal Verification Methodology,UVM)搭建了验证平台的主要结构,并在验证平台中使用外接Matlab作为复杂数字信号处理的参考模型。介绍了功能验证平台的主要结构和组件的设计,详细介绍了UVM通过直接编程接口(Direct Programming Interface,DPI)以C++为桥梁与Matlab连接的设计方法。通过实际仿真验证比较,使用这种方法搭建的联合平台比纯硬件语
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:282624
    • 提供者:weixin_38720173
  1. EDA/PLD中的利用FPGA实现HDB3编解码功能

  2. 摘要:HDB3(三阶高密度双极性)码具有无直流分量、低频成分少、连零个数不超过3个、便于提取时钟信号等特点。通过对HDB3编解码原理进行分析和研究,提出一种基于FPGA的HDB3编解码实现方法,给出Verilog HDL语言的实现方法和仿真波形,完成硬件电路的设计和测试,采用该方法设计的HDB3编解码器已应用于相关实验设备中。   1 引言   数字通信系统的某些应用可对基带信号不载波调制而直接传输,其中传输线路对码型的要求如下:信码中不宜有直流分量,低频分量应尽可能的少,码型要便于时钟信号
  3. 所属分类:其它

    • 发布日期:2020-11-08
    • 文件大小:410624
    • 提供者:weixin_38630697
  1. 基于Verilog的PID控制器IP核

  2. PID控制器IP核执行数字比例积分微分控制器(PID控制器)算法,该算法首先计算测量值之间的误差 (PV)及其理想值(SP),然后使用误差作为参数来计算操作值(MV)。 将调整过程以最小化误差,可用于计算PWM的占空比(脉冲宽度调制)。
  3. 所属分类:嵌入式

    • 发布日期:2020-12-02
    • 文件大小:385024
    • 提供者:XingouChen
  1. EDA/PLD中的基于FPGA的数字闭环光纤陀螺仪模拟表头设计

  2. 摘 要:光纤陀螺仪是一种用来测量角速度的传感器。为了检测调制解调电路是否符合设计要求,并提高陀螺的实际应用精度,本文设计了一种基于FPGA的光纤陀螺仪模拟表头及其测试系统,能有效地检测调制解调电路的性能。   关键词:光纤陀螺;模拟表头;FPGA;Verilog HDL   光纤陀螺是激光陀螺的一种,是惯性技术和光电子技术紧密结合的产物。它利用Sagnac干涉效应,用光纤构成环形光路,并检测出随光纤环的转动而产生的两路超辐射光束之间的相位差,由此计算出光纤环旋转的角速度。光纤陀螺仪主要由两
  3. 所属分类:其它

    • 发布日期:2020-11-29
    • 文件大小:215040
    • 提供者:weixin_38507923
  1. 基于FPGA的数字闭环光纤陀螺仪模拟表头设计

  2. 摘 要:光纤陀螺仪是一种用来测量角速度的传感器。为了检测调制解调电路是否符合设计要求,并提高陀螺的实际应用精度,本文设计了一种基于FPGA的光纤陀螺仪模拟表头及其测试系统,能有效地检测调制解调电路的性能。   关键词:光纤陀螺;模拟表头;FPGA;Verilog HDL   光纤陀螺是激光陀螺的一种,是惯性技术和光电子技术紧密结合的产物。它利用Sagnac干涉效应,用光纤构成环形光路,并检测出随光纤环的转动而产生的两路超辐射光束之间的相位差,由此计算出光纤环旋转的角速度。光纤陀螺仪主要由两
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:243712
    • 提供者:weixin_38559346
  1. 利用FPGA实现HDB3编解码功能

  2. 摘要:HDB3(三阶高密度双极性)码具有无直流分量、低频成分少、连零个数不超过3个、便于提取时钟信号等特点。通过对HDB3编解码原理进行分析和研究,提出一种基于FPGA的HDB3编解码实现方法,给出Verilog HDL语言的实现方法和仿真波形,完成硬件电路的设计和测试,采用该方法设计的HDB3编解码器已应用于相关实验设备中。   1 引言   数字通信系统的某些应用可对基带信号不载波调制而直接传输,其中传输线路对码型的要求如下:信码中不宜有直流分量,低频分量应尽可能的少,码型要便于时钟信号
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:593920
    • 提供者:weixin_38751177