您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于Virtex-5 FPGA的高速串行传输系统的设计与实现[图]

  2. 该设计系统以Virtex-5为核心构建的平台,对AURORA协议下串行传输系统进行了设计与实现。通过对核心问题的解决,将计算机与外部扩展很好的结合,达到信号传输的高速、稳定的目的。实验证明,板卡设计的整体思路和核心方法的解决是完备的,并使得板卡的传输速率和稳定性的到了较大的提高。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:302080
    • 提供者:weixin_38695773
  1. 基于Virtex-5 FPGA的高速串行传输系统的设计与实现

  2. 目前,高速串行接口取代并行拓扑结构已经是大势所趋。当今很多公用互连标准(如USB,PCI-Express)都是基于串行连接来实现高速传输的。相比于并行总线,串行连接的物理紧密度和链路韧性具有很多优势。因此,很多传输领域都转向了串行传输,如笔记本电脑显示互连、高速背板互连和存储器内部互连。该系统涉及到的技术主要包括:光纤传输、PCIE(PCI-Express)传输和DDR缓存技术,以及这几种技术在FPGA中融合为一个完整的串行传输链路,并实现了在两台服务器之间的高速数据传输测试,这对于实际工程应用
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:305152
    • 提供者:weixin_38713039
  1. 基于V5的3.125G串行传输系统的设计与验证[图]

  2. 随着电子系统的不断发展,芯片间以及板间的数据传输需求也在不断增长,传统的单端并行数据传输模式早已不能满足现在高带宽应用的要求。USB 3.0、SATA 3.0、PCI-E 2.0等新串行规范的发布以及更高速的串并/并串转换单元(SERDES)芯片的推出更是引起了业界对高速差分串行数据传输的无限憧憬。为了解决下一代无线通信基站中多天线(MIMO)信号处理所带来的巨大数据吞吐量要求,本文基于Virtex-5 FPGA的GTP单元给出了一种在高级电信计算架构(ATCA)机箱内实现单对差分线进行3.12
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:356352
    • 提供者:weixin_38708461
  1. 基于Virtex-5的串行传输系统的实现

  2. 随着USB3.0、SATA3.0、PCI-E2.0等新串行规范的发布以及更高速的串并/并串转换单元(SERDES)芯片的推出引起了业界对高速差分串行数据传输的无限憧憬。为了解决下一代无线通信基站中多天线(MIMO)信号处理所带来的巨大数据吞吐量要求,本文基于Virtex-5FPGA的GTP单元给出了一种在高级电信计算架构(ATCA)机箱内实现单对差分线进行3.125Gbps串行传输的设计方案。
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:1048576
    • 提供者:weixin_38526823
  1. 基于光纤通道数据收发系统的设计与实现

  2. 本论文基于对航空航天电子环境下数据高速传输的目的,通过对光纤通道协议FC-AE-1553(Fibre Channel- Avionics Environment)协议分析的基础上,采用了以Xilinx公司的Virtex-4系列芯片XC4VFX60作为核心器件,通过ISE进行verilog代码编写的方法,提出一种数据收发系统的硬件设计方案,通过chipscope对该数据收发系统进行上板调试和验证,最终实现数据高速传输,串行数据传输速率达到1.062 5 Gb/s,得出该数据收发系统设计的可行性。
  3. 所属分类:其它

    • 发布日期:2021-01-28
    • 文件大小:1048576
    • 提供者:weixin_38743119