您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. FPGA的一个设计范例

  2. 有关ALTERA公司EP1C6的VHDL的程序设计,里面有一个范例是基于QUARTUS的范例
  3. 所属分类:C

    • 发布日期:2009-07-09
    • 文件大小:5242880
    • 提供者:dingbh
  1. 基于fpga的dds设计

  2. 运用quartus的dds技术来实现ask、fsk、psk以及fm
  3. 所属分类:硬件开发

    • 发布日期:2009-08-04
    • 文件大小:1048576
    • 提供者:veasy
  1. 基于Quortus Ⅱ的FPGA完整设计流程

  2. 基于Quortus Ⅱ的FPGA完整设计流程 FPGA Quartus II 大概6面
  3. 所属分类:硬件开发

    • 发布日期:2009-11-15
    • 文件大小:31744
    • 提供者:xqq771084591
  1. fpga源码程序(VHDL)

  2. 基于quartus的FPGA/CPLD数字系统设计实例的源码
  3. 所属分类:硬件开发

    • 发布日期:2010-04-11
    • 文件大小:12288
    • 提供者:wugang2002
  1. 基于Vhdl语言描述的汽车尾灯控制电路仿真

  2. 基于基于Vhdl语言描述的汽车尾灯控制电路的仿真。设计一个汽车尾灯控制电路,汽车尾部左右两侧各有3个指示灯(用发光二极管模拟),当在汽车正常运行时指示灯全灭;在右转弯时,右侧3个指示灯按右循环顺序点亮(R1→R2→R3→全灭→R1)时间间隔0.5S(采用一个2HZ的方波源);在左转弯时,左侧3个指示灯按左循环顺序点亮(L1→L2→L3→全灭→L1);汽车倒车或临时刹车时,所有指示灯按时钟信号同步闪烁。
  3. 所属分类:嵌入式

    • 发布日期:2010-06-24
    • 文件大小:413696
    • 提供者:oldbiard
  1. 基于Verilog的VGA显示 汉字 字符 的例子 以及 vga资料

  2. 这是本人自己写的程序,加上注释,与大家分享,虽然平台是Xilinx,但是放在quartus 里面一样能用啊!你了解的!!!
  3. 所属分类:专业指导

    • 发布日期:2010-08-20
    • 文件大小:1048576
    • 提供者:hanjiangzhiyaun
  1. 基于FPGA的电子琴动态录音与回放系统的设计

  2. 大多数的电子琴设计都有弹奏和播放功能,但能自动对弹奏的乐曲进行动态录音并可改变回放快慢的设计却很少,而该设计采用VHDL语言有限状态机的设计方法对ROM/RAM控制电路进行编程,基于Quartus 6.0开发平台仿真编译,下载到FPGA芯片(CycloneII EP2C8Q208)中测试,准确地实现了电子琴动态录音与回放并快慢可调功能。实验表明采用FPGA实现音乐存储、动态录音与回放演奏系统是可行的,为实现音乐存储与播放展示了良好的应用前景,也为各类多媒体大容量语音芯片系统设计提供了一种新的技
  3. 所属分类:嵌入式

    • 发布日期:2010-11-26
    • 文件大小:610304
    • 提供者:sheng12
  1. 基于状态机控制的4位微处理器设计

  2. 基于状态机控制的4位微处理器设计 quartus
  3. 所属分类:专业指导

    • 发布日期:2010-12-10
    • 文件大小:126976
    • 提供者:ltq05
  1. 基于Verilog HDL设计的多功能数字钟

  2. 本文利用Verilog HDL 语言自顶向下的设计方法设计多功能数字钟,突出了其作为硬件描述语言的良好的可读性、可移植性和易理解等优点,并通过Altera QuartusⅡ 4.1 和ModelSim SE 6.0 完成综合、仿真。此程序通过下载到FPGA 芯片后,可应用于实际的数字钟显示中。
  3. 所属分类:嵌入式

    • 发布日期:2011-02-22
    • 文件大小:124928
    • 提供者:zhlyz2003
  1. 基于VHDL的LCD1602显示程序,电路设计,仿真结果

  2. 基于fpga的系统,采用芯片lcd1602完成显示部分。包含应用VHDL编写的程序,电路的设计以及仿真结果。
  3. 所属分类:硬件开发

  1. 基于FPGA的脉冲信号占空比测量

  2. 学士毕业论文 FPGA用quartus自己组的,不很完善,参考
  3. 所属分类:硬件开发

    • 发布日期:2011-05-29
    • 文件大小:651264
    • 提供者:zhenchi2006
  1. 基于FPGA的匹配滤波器实现

  2. 基于FPGA的匹配滤波器实现。有具体的原理图设计。以及quartus工程
  3. 所属分类:硬件开发

    • 发布日期:2011-06-30
    • 文件大小:1048576
    • 提供者:lx232403783
  1. 基于FPGA的抢答器设计

  2. 基于FPGA的抢答器设计综合实验,希望对你有用~~
  3. 所属分类:软件测试

    • 发布日期:2011-07-12
    • 文件大小:685056
    • 提供者:xuchao1995
  1. VHDL交通灯设计报告

  2. 基于Quartus的交通灯设计,附全代码
  3. 所属分类:硬件开发

    • 发布日期:2011-10-07
    • 文件大小:1048576
    • 提供者:zhaoanxiao
  1. 基于FPGA的高清视频信号发生器的设计

  2. 这是用VHDL编写的,基于Quartus仿真的程序,实现了高清视频信号发生器
  3. 所属分类:硬件开发

    • 发布日期:2011-11-18
    • 文件大小:19456
    • 提供者:chenkerendj
  1. 基于VHDL语言的数字钟设计

  2. 基于Quartus II的数字钟设计 内含整个工程
  3. 所属分类:其它

    • 发布日期:2016-01-20
    • 文件大小:3145728
    • 提供者:zhm1563550235
  1. 基于FPGA的变频器三电平空间矢量脉宽调制的研究

  2. 采用g-h坐标下的SVPWM算法,以开关状态方程解的数目为依据,对作用时间的计算等问题进行了简化。在理论分析的基础上,对2种算法进行Matlab\Simulink建模。结果表明60°坐标系下SVPWM算法的优越性。本文选用Cyclone II系列FPGA作为主控芯片,基于Quartus II开发软件设计流程及方法,用Verilog HDL语言设计各个模块。利用Quartus II软件仿真结果表明输出的驱动波形和电压波形达到了设计的要求。
  3. 所属分类:其它

    • 发布日期:2020-07-07
    • 文件大小:397312
    • 提供者:weixin_38608379
  1. 基于FPGA的全局异步局部同步四相单轨握手协议实现

  2. 在常规FPGA中设计了基于LUT的异步状态保持单元,实现了全局异步局部同步系统的接口电路、时钟暂停电路,进一步完成四相单轨握手协议。基于Quartus软件的逻辑锁定技术,采用Verilog HDL进行行为描述,构建了无冒险C单元库。在Altera CycloneⅡ EP2C35F672C6器件上,完成了GALS系统的时序仿真,证明了四相单轨握手的正确性。
  3. 所属分类:其它

    • 发布日期:2020-10-18
    • 文件大小:212992
    • 提供者:weixin_38565003
  1. 基于FPGA的高速多通道数据采集系统设计

  2. 介绍一种基于FPGA的数据采集系统的设计,以Cyclone Ⅱ系列的EP2C35F484芯片为主控单元,配合模数转换芯片ADS7825和USB传输控制芯片CY7C68013,并结合外围电路实现了采集系统。基于Quartus Ⅱ9.0平台,实现了对ADS7825芯片和CY7C68013芯片的控制与通信,并采用Verilog硬件描述语言,实现了系统的仿真,给出了系统核心模块的时序仿真波形图。经测试,系统实现了对多路模拟信号的采集,具有良好的稳定性、快速性。
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:259072
    • 提供者:weixin_38616435
  1. 基于SignalTap II的数据采集系统设计与调试

  2. 随着芯片集成度的提高及封装技术的发展,系统设计与调试变得越来越困难,基于Quartus II软件自带的第二代系统级调试工具SignalTap II,采用EP4CE15F17C8的FPGA开发板为实验平台,以AD9280为核心进行数据采集系统的设计和调试。结果表明,采用SignalTap II可以有效地提高系统设计效率,增强对系统内部数据变化的监测,为复杂的数字系统设计调试提供了一种高效、便捷的方法。
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:301056
    • 提供者:weixin_38565801
« 12 3 4 5 6 7 8 9 10 ... 29 »