您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于verilog实现pc与fpga的uart通信.zip

  2. 设计一个能进行异步全双工串行通信的模块,该模块以固定的串行数据传送格式收发数据。 基本设计要求: (1) 每帧数据供 10 位,其中 1 位启动位,8 位数据位,1 位停止位 (2) 波特率为:9600 或 115200 (3) 收/发时钟频率与波特率之比为 16 (4) 实现与 PC 机的通信,PC 机端采用串口调试助手 提高设计要求: (1) 模块发送的数据由 PC 端的串口调试助手接收,要求能发送数字和中文(一首古诗,在 FPGA 内采 用 ROM 的方式存储中文内码),并
  3. 所属分类:其它

    • 发布日期:2020-02-16
    • 文件大小:9437184
    • 提供者:weixin_42422806