您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基础电子中的同步突发式SRAM的突发读操作

  2. 同步突发式SRAM的突发读操作如图所示,与单一读操作相同,因为突发读操作也是在赋予地址的下一个时钟且ADV有效时,在一个时钟之后输出下一地址的数据。所以,与管道突发类型相比,整体上形成缩短了一个时钟的操作波形。   图  同步突发式SRAM的突发读操作   图中,在利用ADSP的突发读操作之后,追随利用ADSC的单一读周期。在不需要(已经指示到最终地址)ADV有效的过程中,由于下一地址被赋予,因此第4次的数据的读操作与赋予下一个存取地址的ADSC将同时进行。   欢迎转载,信息来源维库
  3. 所属分类:其它

    • 发布日期:2020-11-14
    • 文件大小:82944
    • 提供者:weixin_38609453
  1. 基础电子中的同步突发式SRAM的单一读操作

  2. 同步突发SRAM的单一读操作如图所示,与同步管道突发式SRAM不同的是,数据是在ADSP有效的下一个时钟中输出的。   图 同步突发SRAM的单—读操作   欢迎转载,信息来源维库电子市场网(www.dzsc.com)  来源:ks99
  3. 所属分类:其它

    • 发布日期:2020-11-14
    • 文件大小:65536
    • 提供者:weixin_38614417