您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基础电子中的基于FPGA的等效时间采样原理的实现

  2. 在电阻抗多频及参数成像技术中正交序列数字解调法的抗噪性能对信号每周期的采样点数决定,采样点数越多,抗噪性能越高。当采样信号频率很高时,为了在被采样信号的一周期内多采样,就需要提高采样时钟的频率,但是由于系统的ADC 器件时钟速率并不能达到要求的高频速率或者存储处理速度等不能满足要求因此我们可以采用低速ADC 器件通过等效时间采样来对宽带模拟信号进行数据采集从而使系统易于实现。  1 等效时间采样原理  等效时间采样技术是把周期性或准周期性的高频、快速信号变换为低频的慢速信号。在电路上只对取样前的
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:129024
    • 提供者:weixin_38747592