点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 复位电路设计
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
复位电路设计!!!!!
关于复位电路的设计,比较全面,欢迎大家下载,学习!
所属分类:
专业指导
发布日期:2009-05-05
文件大小:86016
提供者:
nuaaguyue
单片机复位电路设计详细解答
单片机复位电路设计单片机复位电路设计单片机复位电路设计单片机复位电路设计
所属分类:
硬件开发
发布日期:2009-07-26
文件大小:88064
提供者:
yanyulou
单片机复位电路的可靠性设计
主要介绍单片机的复位电路设计,同时说明了优略性,为你需要的CPU设计更好的复位电路。
所属分类:
硬件开发
发布日期:2010-09-14
文件大小:88064
提供者:
liuxinnan
单片机复位电路设计资料集--多篇
我收集的很多有关单片机复位电路设计的资料。希望对大家有用。。
所属分类:
硬件开发
发布日期:2010-11-24
文件大小:2097152
提供者:
jm1231
单片机复位电路设计
单片机复位电路的设计
所属分类:
硬件开发
发布日期:2008-03-13
文件大小:88064
提供者:
shipingfeng
单片机复位电路可靠性设计
单片机复位电路可靠性设计
所属分类:
硬件开发
发布日期:2012-11-23
文件大小:129024
提供者:
sh541210
单片机复位电路的设计
单片机复位电路设计经验与技巧,供大家分享。
所属分类:
硬件开发
发布日期:2008-11-12
文件大小:87040
提供者:
pengjy_cg
MPC8xx系列处理器的嵌入式系统复位电路设计
MPC8xx系列处理器的嵌入式系统复位电路设计
所属分类:
硬件开发
发布日期:2009-01-14
文件大小:588800
提供者:
a2668240714
单片机开发中复位电路设计
单片机在可靠的复位之后,才会从0000H地址开始有序的执行应用程序。同时,复位电路也是容易受到外部噪 声干扰的敏感部分之一。因此,复位电路应该具有两个主要的功能
所属分类:
其它
发布日期:2020-07-19
文件大小:69632
提供者:
weixin_38747978
浅谈FPGA/CPLD的复位电路设计
本文主要对FPGA/CPLD的复位电路设计进行了说明。
所属分类:
其它
发布日期:2020-07-19
文件大小:72704
提供者:
weixin_38544152
FPGA和CPLD内部自复位电路设计方案
本文描述了复位的定义,分类及不同复位设计的影响,并讨论了针对FPGA和CPLD的内部自复位方案。
所属分类:
其它
发布日期:2020-07-19
文件大小:71680
提供者:
weixin_38508821
例说FPGA 时钟与复位电路设计(一)
1、FPGA全局时钟网络 2、FPGA时钟和复位电路 3、器件手册中I/O电平标准 4、时钟差分对的间隔
所属分类:
其它
发布日期:2020-07-19
文件大小:67584
提供者:
weixin_38733367
HMC1021-1022复位电路设计参考
两轴磁阻传感器HMC1021-1022复位电路的设计参考
所属分类:
硬件开发
发布日期:2011-06-28
文件大小:35840
提供者:
ATOM8
MSP430系列单片机复位电路系统设计分析
本文对MSP430全系列单片机的复位系统和复位机制进行了详细深入的分析,并针对性地提出了具体的外围复位电路设计方案和有关电子元器件的详细介绍。
所属分类:
其它
发布日期:2020-08-04
文件大小:66560
提供者:
weixin_38735544
CPU与单片机的复位电路的作用及基本复位方式
许多用户在设计完单片机系统,并在实验室调试成功后,在现场却出现了“死机”、“程序走飞”等现象,这主要是单片机的复位电路设计不可靠引起的。本文主要研究CPU与单片机的复位电路的作用及基本复位方式
所属分类:
其它
发布日期:2020-08-13
文件大小:95232
提供者:
weixin_38733367
MSP43O单片机复位电路可靠性设计
本文对MSP430全系列单片机的复位系统和复位机制进行了详细深入的分析,并针对性地提出了具体的外围复位电路设计方案和有关电子元器件的详细介绍,以供同行参考和交流。
所属分类:
其它
发布日期:2020-08-12
文件大小:143360
提供者:
weixin_38502510
ARM单片机的复位电路设计
无论在移动电话,高端手持仪器还是嵌入式系统,32 位单片机ARM 占据越来越多的份额,ARM 已成为事实的高端产品工业标准.由于ARM 高速,低功耗低,工作电压导致其噪声容限低,这是对数字电路极限的挑战,对电源的纹波,瞬态响应性能,时钟源的稳定度,电源监控可靠性等诸多方面也提出了更高的要求.ARM 监控技术是复杂并且非常重要的。
所属分类:
其它
发布日期:2020-08-10
文件大小:46080
提供者:
weixin_38684335
FPGA实战演练逻辑篇:FPGA时钟和复位电路设计
本文是小编为广大读者搜罗来的关于FPGA时钟和复位电路的设计,供广大读者们参考学习。
所属分类:
其它
发布日期:2020-08-08
文件大小:313344
提供者:
weixin_38631454
RFID技术中的FPGA和CPLD内部自复位电路设计方案
本文描述了复位的定义,分类及不同复位设计的影响,并讨论了针对FPGA和CPLD的内部自复位方案。 1、定义 复位信号是一个脉冲信号,它会使设计的电路进入设定的初始化状态,一般它作用于寄存器,使寄存器初始化为设定值;其脉冲有效时间长度必须大于信号到达寄存器的最大时延,这样才有可能保证复位的可靠性。 下面将讨论FPGA/CPLD的复位电路设计。 2、分类及不同复位设计的影响 根据电路设计,复位可分为异步复位和同步复位。
所属分类:
其它
发布日期:2020-10-16
文件大小:146432
提供者:
weixin_38683848
单片机与DSP中的高速数据采集系统电源和复位电路设计
在TI公司的DSP系列中,TMS320C6000系列的DSP一般都采用3.3V和1.5V电压供电,其中I/O采用3.3V电压,芯片内核采用1.5V电压。实际常用的只有5V电压,所以必须采用电压转换芯片,将5V电压转换成3.3V和1.5V,供DSP使用。TI公司提供很多专门的电压转换芯片,供用户选择使用。有关电压转换的芯片很多,本案例选择TI公司的TPS70348系列单电源芯片,该芯片可以同时输出3,3V和1.5V两种电压,供DSP使用。 TPS70348的硬件电路如图所示。TPS70348
所属分类:
其它
发布日期:2020-11-13
文件大小:76800
提供者:
weixin_38659955
«
1
2
3
4
5
6
7
8
9
10
...
47
»